Preguntas con etiqueta 'intel-fpga'

1
respuesta

Anidar entidades en VHDL (Altera Quartus)

Quiero hacer una pregunta. Estoy tratando de simular una CPU. Hice mi esquema y básicamente hay dos partes lógicas de la CPU. La primera parte se compone de un búfer FIFO, memoria caché para instrucciones y un registro de PC. Creé arquitec...
1
respuesta

¿Puede DE2-115 manejar más de 3.3V en su GPIO?

En mi proyecto actual, quiero conectar algo de lógica a Altera DE2-115 mediante el encabezado de exapnsion de 40 pines ( JP5 ). Desafortunadamente, no puedo asegurar que no excederé 3.3V en el puerto de entrada (es decir, tendré ~ 4...
3
respuestas

Implementando una interfaz ADC para conectarse a un FPGA

Quiero implementar una interfaz ADC para un ADC - ADS 7230 (TI) en VHDL. No estoy muy familiarizado con los ADC para implementarlo en VHDL. ya tengo una interfaz ADC para un ADC de 10 bits (MAX 1030) y un ADC de 12 bits (LTC1407). Desafortunadam...
1
respuesta

Salida del sensor ultrasónico PING

Soy nuevo en el mundo de los sistemas digitales: D Quiero saber si la salida del sensor del buscador de rango ultrasónico es analógica o digital, ¿puedo conectarlo a Altera DE2 GPIO directamente o necesito un ADC? Gracias de antemano :)     
0
respuestas

¿Los pines Altera GPIO pueden leer el voltaje de entrada?

Tengo ALtera DE2-115, y tengo un módulo de sensor de luz, la salida del sensor de luz es un voltaje, ¿cómo puedo usar los pines Altera GPIO para leer el voltaje que viene? Gracias     
2
respuestas

¿Cómo implementar el filtro FIR para Altera DE2?

Entiendo que se prefiere un DSP en lugar de FPGA para un filtro FIR, pero mi tarea es implementar filtros de software de punto fijo y punto flotante (en C) para el Altera DE2. Apenas sé qué es un filtro FIR, por lo que debo aprender todo, pero p...
1
respuesta

¿Alguna idea para un hardware para hacer la modulación de AM y FM? [cerrado]

Estoy intentando realizar un procesamiento de señales (modulación AM / FM) para señales de 0 a 60 kHz. ¿Alguna recomendación para hardware? Preferiblemente, es algo con lo que puedo usar MATLAB (o Python), ya que lo más probable es que esté mane...
2
respuestas

Acceso a Quartus II beta

Mi tarjeta FPGA (una tarjeta BittWare, hoja de datos disponible aquí ) viene con diseños de ejemplo que requiere Quartus II 14 (beta). No puedo encontrar dónde se pueden descargar las versiones beta de Quartus II desde el sitio web de Altera....
1
respuesta

El puerto del reloj y cualquier otro puerto de un registro no deben ser controlados por la misma fuente de señal

Recibo esta advertencia de Altera Design Assistant para lo siguiente: El puerto del reloj y cualquier otro puerto de un registro no deben ser controlados por el misma fuente de señal Advertencia crítica (308012): Nodo "App_Logic: inst1 | L...
1
respuesta

¿Puedo conectar todos mis componentes en mi entidad de nivel superior?

He terminado de escribir un proyecto con archivos VHDL separados. La mayoría de los componentes tienen conexiones directamente con el FPGA (que he instanciado y conectado en el archivo de nivel superior), pero algunos no lo hacen. para conectar...