Estoy tratando de simular (prueba funcional) un proyecto que contiene mis propios códigos y algunas instancias de Altera Floating Point IP Core generadas utilizando MegaWizard en ModelSim.
Todos los bloques de IP instanciados, como ALTFP_DIV,...
¿Puedo reutilizar los pines DATA0 & ¿DCLK en mi aplicación como interfaz FPGA SPI una vez completada la configuración (PS)?
Estas son las opciones de pin de doble propósito:
si configuro "use as Regular I / O", podré configurar des...
Estoy trabajando con una tabla Cyclone. Un código básico para asignar cada interruptor a los leds rojos es:
module part2 (SW, LEDR, LEDG);
input [17:0] SW;
output [17:0] LEDR;
assign LEDR = SW;
endmodule
Pero necesito el...
Tengo Quartus II instalado en Ubuntu 13.10. Se inicia bien, pero cuando hago clic en "finalizar" en el asistente "Crear nuevo proyecto", se carga infinitamente, se atasca al 0% y luego deja de responder.
He intentado esto en las versiones de...
¿Quiero obtener el oscilador estable opcional para el Basys-2 pero no sé cuál sería la mejor opción para 50 MHz y 100 MHz? ¿Alguien ha comprado y usado alguno? Si es así, ¿cuál es el número de pieza?
Soy nuevo en el diseño y la codificación con el software FPGA de la edición 13 de Altera Quartus II versión 13.
Estoy tratando de dividir mi diseño en bloques de servidores para hacerlo más manejable.
¿Cómo defino una salida de una puerta en...
Estoy intentando contar los pulsos de un codificador de cuadratura en un FPGA de Altera. Creo que tengo mi contador configurado correctamente (el siguiente diagrama de circuito, siguiendo este tutorial ), pero cuando enciendo mi codificador, el...
Estoy migrando un diseño de trabajo de Altera DE2 a Altera DE2 -115 y estoy teniendo problemas. Primero, todo funciona con DE2, tal como se menciona en los ejercicios haciendo lo que se indica. Ahora quiero que los diseños trabajen también con...
Tengo un FPGA altera stratix iv, que me dio mi profesor para hacer un proyecto que involucra el procesamiento de video.
Los puertos con los que tengo que trabajar son RS232 (hembra), un puerto IDE y varios puertos SATA, y varios puertos Ether...
¿Cómo puedo saber si hay una imagen de configuración de FPGA válida en la ubicación específica del dispositivo de configuración en serie antes si realizo una reconfiguración y experimento un intento exitoso o fallido?
Mirando lo que se está...