Preguntas con etiqueta 'intel-fpga'

1
respuesta

¿Puede Nios II leer direcciones en incrementos de 1 o solo incrementos de 4?

Hay algo de confusión aquí. Creo que el Nios II tiene un bus de datos de 32 bits. Por lo tanto, no es capaz de direccionamiento de bytes individuales. Por lo tanto, el bus de direcciones aumenta como 0, 4, 8 e.t.c y no 0, 1, 2 e.t.c. La señal de...
1
respuesta

Error de FPGA incomprensible

Intento y subo mi diseño, que funcionaba anteriormente, usando quartus prime 17.1 a un Altera DE2-115. Falla así: Error (209015): Can't configure device. Expected JTAG ID code 0x020F10DD for device 1, but found JTAG ID code 0x020B40DD. Mak...
1
respuesta

Altera Max10 altPLL holgura

Con respecto a una placa MAX10. Todo el diseño dentro del MAX10 se registra desde un solo reloj utilizando siempre @ (reloj de posición). Si conecta directamente un reloj de 80 mhz a un pin de entrada de Max10 y defina este reloj dentro del a...
1
respuesta

En los FPGA Cyclone II, ¿puedo aplicar voltaje directamente en los pines de entrada?

En Cyclone II FPGA, ¿puedo aplicar voltaje directamente en los pines de entrada, tal vez tomándolo de un pin Vcc? ¿O debería usar una resistencia? El siguiente esquema de la placa Altera DE2 parece que algunos interruptores de entrada no usan re...
2
respuestas

Cómo dirigir la entrada y la salida del circuito para una calculadora multifuncional de 4 bits [cerrado]

Estoy tratando de construir una calculadora de 4 bits que pueda sumar y restar utilizando una placa FPGA (Altera DE2). Tengo un sumador / restador y multiplicador ya construido y en funcionamiento, pero necesito saber cómo puedo combinar cada fu...
1
respuesta

FPGA, accediendo a los datos en la RAM

Estoy usando un Altera Cyclone V DE1-SoC para un proyecto de procesamiento de imágenes y para poder hacer el "procesamiento" en el FPGA, pensé que probablemente necesitaba almacenar primero los datos de la imagen en el FPGA. Así que seguí adelan...
1
respuesta

Msg acerca de Opencore en el programador Quartus

Hice algunos cambios en un diseño en Quartus y en Qsys. Ahora, cuando cargué el diseño en mi FPGA con el programador de Quartus, recibo un mensaje sobre los opencores y ese tiempo es ilimitado. El msg no estaba allí con el diseño original....
1
respuesta

Altera DE1 y DE2: ¿el mismo UART?

Me pregunto si Altera DE1 y DE2 tienen la misma UART. Tengo acceso tanto al DE1 como al DE2 y veo una pregunta similar, pero el manual no es específico sobre qué FPGA es aplicable. AlART De2 de UART core     
1
respuesta

programación de la memoria flash FPGA

Estoy intentando ejecutar porque tengo un DE2-115. Obtengo este resultado de depuración, entonces no sé qué hacer nios2-flash-programmer --debug --epcs --base=0x0a001800 tPad_Selector.flash Using cable "USB-Blaster [2-2]", device 1, instan...
2
respuestas

Intentando averiguar el umbral de voltaje para la entrada de un pin GPIO en una placa de desarrollo FPGA

Necesito usar un módulo de cámara junto con la placa de desarrollo De1-SoC. La cámara requiere 3.3V para funcionar y proporciona salidas con un pin de salida de 2.5V. Estoy tratando de encontrar cuál es el rango de voltajes que detectará el F...