Preguntas con etiqueta 'intel-fpga'

3
respuestas

variable VHDL que se comporta de manera extraña

Tengo el siguiente fragmento de código VHDL que se está comportando mal y no sé por qué: process (clock) variable counter : std_logic_vector (15 downto 0) := x"0000"; variable op : std_logic_vector (7 downto 0); begin if (clock = '1') then...
3
respuestas

SignalTap II: O condiciones de activación, en lugar de AND

Estoy usando Altera SignalTap II que viene con Quartus II. Por lo que entiendo, a cada pin se le puede asignar una condición de disparo. Parece que la adquisición solo se detiene cuando todos se cumplen las condiciones de activación. ¿Cómo...
2
respuestas

crear una biblioteca Eagle para el archivo bsdl

Estoy diseñando una placa PCB para Altera Cyclone III EP3C5E144. Sin embargo, no puedo encontrar ninguna biblioteca para este dispositivo en Eagle. ¿Existe alguna forma de que pueda crear la biblioteca y el símbolo para este dispositivo, basa...
2
respuestas

¿Cómo hacer que Quartus II encuentre la placa Altera DE2?

Utilizo la edición web de Quartus II y utilizando ese controlador, mi computadora puede encontrar la tarjeta: Ylatarjetaapareceeneladministradordedispositivos,porloquesevecorrectahastaelmomento. Pero cuando inicio el Programador de Quartus pa...
1
respuesta

¿Cómo comparar un valor de 4 bits regrabable con una entrada de 4 bits dada en Verilog?

El objetivo de este proyecto es diseñar una alarma de bloqueo computacional en Verilog para que se ejecute en un tablero Altera (la nota en el tablero 0 está en realidad ACTIVADA y 1 en DESACTIVADA). Basándome en los criterios de diseño, creé...
1
respuesta

¿Es posible apagar todos los PLL y VCO de un dispositivo MAX 10?

Estamos desarrollando una placa en la que nos gustaría no utilizar las funciones analógicas, como PLL, VCO y ADC de un MAX10. UG-M10CLKPLL par. 2.3.6 indica: "La única vez que el VCO está completamente deshabilitado es cuando no tiene un PLL ins...
1
respuesta

Retardo de reloj a salida de Altera Cyclone IV

Intentando encontrar cuál es el retardo de reloj a salida para los registros dentro del EP4CE6E22C6. Ha revisado los 3 manuales de Cyclone IV buscando por retraso pero no ha encontrado ningún valor especificado. Todos los retrasos especific...
1
respuesta

¿Cómo puedo conectar un teclado USB a un DE1-SoC?

Recientemente obtuve una placa de desarrollo DE1-SoC de Intel y quería usarla para crear una instancia del diseño de computadora que creé mientras seguía el curso de Nand2Tetris en Coursera. Desafortunadamente, este diseño requiere que se conect...
1
respuesta

dimensiones de Intel max 10 - hoja de datos y discrepancia de BSDL

TL; DR: el archivo BSD de Intel no coincide con la hoja de datos. ¿Cuáles son las dimensiones correctas? BSD: enlace Hoja de datos: enlace Así que estaba dibujando un máximo de 10 (10M02SCM153) y luego vi que se pueden descargar los...
1
respuesta

Intel Altera MAX 10 DEV KIT Interface - ¿Se puede usar un módulo PMOD RS232 de 6 pines de Digilent con MAX 10 para la comunicación UART PC-FPGA?

Estoy planeando comprar un kit de desarrollo MAX 10 o DE2-115 para implementar la comunicación a través de Ethernet y RS-232. DE2-115 tiene ambos puertos soldados en la placa, pero MAX-10 solo tiene 2 puertos Ethernet. En sus especificaciones, d...