Preguntas con etiqueta 'intel-fpga'

1
respuesta

¿Cómo borrar un flujo de bits de un FFPGA usando un microcontrolador?

¿Cómo puedo borrar el flujo de bits almacenado en la memoria flash de un FFPGA (Flash FPGA, por ejemplo, MAX10) usando un microcontrolador o cualquier otra lógica? Analicé documentación de MAX10 y aún no encontré ninguna Solución fácil (y c...
2
respuestas

Altera MAX10 CPLD inicialización estado de IO

Estoy diseñando una PCB con un Altera MAX10 (10M02) CPLD que solía hacer, entre otras cosas, el arbitraje de bus entre varios chips de memoria (uno / CS por chip). Todos los chips de memoria están en el mismo bus, por lo que solo uno / CS (y / O...
1
respuesta

¿Cómo puedo ver el contenido de la SDRAM en mi DE1-SOC mientras se ejecuta (cable JTAG Altera)?

He hecho un diseño simple en Quartus Prime, en código verilog, sin usar megawizard, pero accediendo directamente a los pines de la SDRAM. Estoy guardando números binarios de 2 x 16 bits en 3 de los 4 bancos de la SDRAM. He descargado el diseñ...
1
respuesta

nrf24l01 transceptor en la placa altera de2-115 [cerrado]

Estoy tratando de usar el transceptor nrf24l01 en la placa altera de2-115. Me gustaría enviar una señal desde la placa de Altera utilizando este módulo spi a otro módulo spi y usar el módulo spi en el lado receptor para encender un LED y un moto...
2
respuestas

¿Cómo aplico un pulso de alta velocidad a través de un chip lógico digital?

Tengo un sistema que utiliza un pulso 3ns para activar algunos circuitos descendentes. Cuando conecto el circuito generador de gatillo directamente al circuito descendente, todo funciona bien. Cuando dirijo la señal a través de un Altera Cyclone...
1
respuesta

¿Cómo conectarse a esta placa FPGA?

Conseguí este tablero de ebay, parecía ser un trato barato. Es un producto decente por lo que puedo decir en este momento. Lapreguntaes,¿cuáleslaformamásadecuadadeconectarunaplacahijaaestaplacaenelencabezadomachodevarillaancha?Larespuestaobv...
1
respuesta

Enviar la señal de RELOJ al pin GPIO del CYCLONE IV E

Soy nuevo en FPGA y estoy intentando enviar una señal de RELOJ como salida de un pin GPIO de un Altera Cyclone IV E. Primero hice un programa: module CLOCK_out (input CLOCK_50, output CLOCK_pin); assign CLOCK_pin = CLOCK_50; endmodule...
1
respuesta

¿Existe un método para proporcionar estímulos físicos para diseñar dentro de FPGA como lo hacemos en el banco de pruebas VHDL?

Básicamente, necesito saber si hay una función que le permita ingresar estímulos en un FPGA sin usar elementos como generadores de señales. Los FPGA de Altera tienen una función implementada a través de Quartus llamada señal tap II. Esto permite...
1
respuesta

Altera FPGA Reset System

Me cuesta entender la mejor manera de configurar un sistema NIOS II con código externo y los reinicios y relojes. Una de las razones por las que me gustaría resolver esto es que el sistema JTAG realmente tiene problemas y parece que partes del s...
1
respuesta

No se pudo programar el dispositivo Cyclone IV GX a través de JTAG

Acabo de recibir el dispositivo mencionado y, al escribir un programa simple (se compila) y al Programador, cuando intento programar el dispositivo con el archivo .sof, veo que es (Failed) y los Mensajes de Quartus dicen Error (2090...