reutilizar el pin de configuración serial pasiva del fpga Cyclone IV para SPI

0

¿Puedo reutilizar los pines DATA0 & ¿DCLK en mi aplicación como interfaz FPGA SPI una vez completada la configuración (PS)?

Estas son las opciones de pin de doble propósito:

si configuro "use as Regular I / O", podré configurar después de encender el FPGA, una vez que se haya realizado la configuración de PS, podría usar estos pines como SPI DATA y Clock .... pero no volver a configurar de FPGA hasta el próximo arranque ... ¿verdad?

    

1 respuesta

1

Estas configuraciones surten efecto DESPUÉS de que se complete la configuración. Por lo tanto, se comportarán como pines de configuración mientras se configura el FPGA, luego el control se transferirá a su diseño una vez que se complete la configuración. Supongo que si restablece todo el FPGA a un estado no configurado, los pines volverán a los pines de configuración para volver a cargar el diseño. IOW, esto debería funcionar bien y permitirle usar los pines en su diseño para acceder a la configuración del bus SPI.

    
respondido por el alex.forencich

Lea otras preguntas en las etiquetas