Tengo 2 archivos de imagen importados por la herramienta ENVI (png o archivo raster), y están almacenados en mi disco duro. Quiero transferir estos datos desde la PC host al FPGA objetivo usando DMA (Data Memory Access). Mis preguntas son:
¿E...
después de la síntesis en xilinx vivado, recibo la ADVERTENCIA:
[Synth 8-5788] El registro next_state_reg en el módulo example_code se establece y se reinicia con la misma prioridad. Esto puede causar desajustes de simulación. Considere re...
Estoy atascado con un problema de muestreo. Estoy tratando de muestrear una línea de datos serie proveniente de un sensor.
Básicamente, envío clk (máx. 5 MHz) desde el FPGA al sensor, y luego recibo los bits de datos del sensor (1 bit por ciclo...
He leído algunos artículos sobre el tema y he buscado algún algoritmo MATLAB. Hay uno llamado 'fspecial' en MATLAB. Y podría devolver un filtro de movimiento, cuando el movimiento se da en número de píxeles y ángulos. He leído los principios de...
¿Cuáles son los requisitos mínimos para comenzar con el análisis de tiempo estático? Sé el uso de FPGAs y VHDL. ¿Será eso suficiente? ¿Hay herramientas gratuitas para STA pls.?
Estoy tratando de medir la duración de una señal no periódica (mensaje) en FPGA, como se muestra a continuación:
Quiero medir la duración de la señal medida contando el número del período de referencia del reloj. Establecí el primer flanco...
Quiero analizar una señal sinusoidal de salida de mi código VHDL en Modelsim. He creado un proyecto y simulado el código. Sin embargo, la salida en la ventana "Wave" está en forma binaria representada como una salida de 32 bits. Intenté cambiar...
Estoy buscando una forma eficiente (en términos de huella) para recopilar datos periódicamente de una multitud de elementos de procesamiento (PE) dentro de un diseño basado en Spartan6.
Actualmente tengo 16 PE, pero cuando el diseño se amplía...
Para un proyecto, tendré 4 motores paso a paso, un módulo láser y algunos módulos conectados al FPGA.
Necesito alrededor de 10 amperios.
Claramente, el FPGA no puede proporcionar suficiente energía para todos los módulos.
Creo que debo usar...
Hay ejemplos para la llamada computación neural como el chip Myriad2 basado en SHAVE, básicamente o al menos parte de él, un VLIW (bajo 30 nm y 1-2 W)
Ahora, ¿tiene sentido diseñar una red neuronal en un FPGA? Específicamente, ¿un RNN o un TD...