Estoy diseñando una placa PCB para Altera Cyclone III EP3C5E144. Sin embargo, no puedo encontrar ninguna biblioteca para este dispositivo en Eagle.
¿Existe alguna forma de que pueda crear la biblioteca y el símbolo para este dispositivo, basa...
Estoy trabajando en la placa Lattice HDR-60 que está precargada con un programa predeterminado. Cuando intento cargar un programa, desaparece al reiniciar. Recientemente descargué un diseño que descargué exitosamente pero no funcionó. Reinicié,...
Estoy interesado en implementar un protocolo de comunicación basado en ASCII en Verilog para un FPGA. El protocolo de comunicación es FIX y requeriría varias manipulaciones de cadena.
¿Qué herramientas / bibliotecas debo usar para la manipula...
Utilizo la edición web de Quartus II y utilizando ese controlador, mi computadora puede encontrar la tarjeta:
Ylatarjetaapareceeneladministradordedispositivos,porloquesevecorrectahastaelmomento.
Pero cuando inicio el Programador de Quartus pa...
En ISE, es posible seleccionar varias "Opciones de inicio" para generar la imagen FPGA haciendo clic derecho en "Generar archivo de programación", seleccionando "Propiedades del proceso" y luego haciendo clic en "Opciones de inicio". Las opcione...
En un determinado banco de pruebas de simulación que usa questasim, estoy tratando de leer los archivos con números enteros que parecen,
0000
0001
0005
3864
2290
1234
.
.
.
0002
0004
0006
4532
3457
.
.
.
Mi objetivo aquí es leer el archivo...
¿Alguien sabe cómo es la forma rápida de realizar una operación exponencial de punto flotante? (como esto y = 2.71 ^ (3.45))
Gracias a todos los posibles enlaces a referencias o artículos.
EDIT:
Estoy considerando varias posibilidades:
H...
He descargado XILINX ISE 12.1 pero estoy enfrentando problemas con Modelsim. También lo descargué, pero no hay un archivo de configuración en la carpeta Modelsim. ¿Cómo consigo esto instalado? ¿Tengo que instalar algo más primero. En general, si...
Tengo un microprocesador ARM conectado a un FPGA a través de un bus de memoria de 47 pines. Además, dos PSRAM idénticos (hoja de datos disponible aquí ) están conectados al FPGA a través de 65 pines (47 para el primer PSRAM + 16 pines de datos...
¿Alguien ha utilizado este USB softcore antes?
¿Por qué necesitamos resistencia adicional solo en el pin tx?
Cualquiera de los pines que transmita necesita tener resistencias después de ellos. los
los valores exactos dependerán de l...