En mi libro, una pregunta me obliga a encontrar la secuencia de verificación para un circuito. Por lo que entiendo, la secuencia de verificación debe ser tal que cada camino sea recorrido.
Luego, el libro menciona específicamente que para reduci...
He construido mi sistema con la interfaz AXI utilizando AXI4 de XILINX PLATFORM STUDIO (XPS).
Usé buses de direcciones y datos de 32 bits. Estoy enfrentando un problema con respecto a xSIZE.
En el firmware (SISTEMA C), tengo operaciones de...
Mi pregunta aquí es con referencia a esta pregunta formulada previamente .
Actualmente, puedo generar retrasos para cada señal según lo desee.
A continuación, quiero generar diferentes retrasos para los bordes ascendentes alternativos de...
Soy un desarrollador de software y me gustaría codificar para FPGAs. Antes de comprar un FPGA pensé que sería mejor obtener un simulador donde pudiera practicar mi HDL y ver si puedo entenderlo todo.
¿Cuál sería la mejor GUI para escribir VHD...
Estoy utilizando la placa DE2-115 para hacer un recorrido en una estructura de datos forestales en una frecuencia de 50 MHz. Se han almacenado varios árboles en la ROM del chip, ahora debo configurar la dirección que puede apuntar a un determina...
He estado tratando de aprender verilog con la ayuda de un proyecto. La mezcla que toma la salida del sumador como entrada y le da entrada al sumador según la señal de control entra en un bucle infinito, pero solo debe agregar hasta conteo = 9 y...
Estoy trabajando en un proyecto Verilog usando un FPGA (BEMICROMAX10) y algunos componentes de la placa base. El proyecto consiste en hacer un reloj digital en el que también puede configurar la hora utilizando los botones del FPGA. Me doy cuent...
Escribí un código verilog para el registro de Cambio Circular utilizando una matriz 2-d, pero parece que no puedo insertar valores en la matriz.
Aquí está mi código
module cir_shift_reg_v(
input CLK,
output reg [16:0] BYTE_...
Estoy tratando de implementar un contador de 8 bits que realiza tanto BCD (Binary Code decimal) como una secuencia de código gris. Si el control de entrada = 0, el circuito contará en BCD y si el control de entrada = 1, el circuito contará en se...
Estoy intentando crear un registro de desplazamiento de 32 bits en Verilog con dos entradas, DATA0 y DATA1. Los DATOS se conducen a un nivel bajo para ingresar un 0 al registro y los DATOS se conducen a un nivel bajo para ingresar un 1 al regist...