Así que estoy tratando de crear un registro de desplazamiento de retroalimentación lineal en Quartus (en un diagrama de bloques), sin embargo no estoy seguro de lo que estoy haciendo mal. Publiqué una foto debajo que muestra lo que hice. Cualqui...
Hice un diseño digital en Quartus II y mi placa DE1-SOC FPGA, ahora quiero leer 3 factores: la velocidad general que el diseño digital toma para finalizar la aplicación, el área del diseño si se trataría de un chip real. o al menos el área tomad...
Estoy intentando crear una instancia de un transceptor que diseñé para Stratix V. Aquí está la declaración del módulo:
module optic_xcvr_mod(
input wire system_clk,
input wire pll_ref_clk,
input wire rx_serial_data_0,
output wire tx_ready,
out...
Me gustaría poder ver no solo la salida de mi circuito en la simulación, sino también un nodo interior. Puedes verlo en el siguiente diagrama. Nombré la conexión "D2".
¿Tengo que conectar ese cable a una salida para ver su valor en la s...
Tengo varios módulos simples (Verilog) escritos e incluidos en mi archivo de proyecto de Quartus.
Digamos que cada módulo de este tipo recibe una entrada de 8 bits, incrementa el valor y genera el nuevo valor.
Dependiendo de mis requisitos...
Tengo un diseño en Quartus que incluye un módulo RAM (en chip) que se creó utilizando el mega wizard de Altera. El asistente me advierte que para simular necesito incluir el archivo altera_mf .
Cuando cargo mi diseño en Modelsim y trato...
Estoy intentando implementar un simple divisor de frecuencia de 9 bits usando el módulo LPM_counter.
Hardware y software en uso:
ALtera Max V-CPLD
Edición web 15 quartus II de 64 bits
ModelSim Altera Starter Edition 10.3d
Escribí un p...
Quiero hacer una pregunta. Estoy tratando de simular una CPU. Hice mi esquema y básicamente hay dos partes lógicas de la CPU.
La primera parte se compone de un búfer FIFO, memoria caché para instrucciones y un registro de PC.
Creé arquitec...
Utilicé LPM_RAM para almacenar datos y realicé operaciones de lectura y escritura. Pero parece que se colocan los datos en direcciones incorrectas. Aquí hay capturas de pantalla;
Resultado de la onda;
Bloquedememoria;
Estoy intentando simular un FSM usando un simulador de vectores ...
La variable de máquina de estado se llama "Tstep_Q", la agregué al editor de formas de onda ... sin embargo, cuando comienzo la simulación funcional
Todas las señales se muestra...