¿Cómo asignar los pines fpga a los pines físicos reales en el conector FMC en un Zedboard?
Por supuesto, he buscado en la guía de hardware del usuario y en el archivo de restricción maestro, pero todo lo que he encontrado es una lista de las...
Estoy tratando de implementar el procesamiento de imágenes en FPGA. Necesito tener una imagen para probar mi módulo. Probé el módulo para un solo bit, solo generando un valor de píxeles en el banco de pruebas, pero querría ver el resultado en un...
He estado haciendo un poco de google y parece que no puedo encontrar una respuesta para esto. La forma en que entiendo un mux es que es básicamente un interruptor de 2 vías. Entiendo que se usa principalmente para seleccionar entradas para una s...
Estoy tratando de hacer un experimento para ver cómo los diferentes voltajes de suministro afectan la frecuencia del oscilador en anillo y la confiabilidad de las celdas SRAM. Tengo acceso a un par de tableros Xilinx Virtex-5, a saber, ML501, ML...
¿Cómo medir la frecuencia de la señal de pulso de entrada con el kit de herramientas xilinx en matlab?
Ya que soy malo en la codificación, uso el generador del sistema en matlab.
Estoy haciendo un proyecto, en el que usaré un sensor de prox...
Quiero pasar algunos datos de mi verilog a mi núcleo de microblaze en ISE 14.7. Estaba haciendo una investigación y parecía que la FSL era la forma más fácil de hacerlo.
Lo que hice fue crear un periférico con una entrada de 32b y una salida...
Cuando compilo mi proyecto en QUARTUS, me proporciona información sobre "fmax interno"
Info: Clock 'clk' has Internal fmax of 39.37 MHz between source register <...> (period= 25.4 ns)
¿Qué significa exactamente? ¿Mi programa no...
Me gustaría saber una cosa que dice si conoce la longitud de palabra del procesador (TMS320VC5510 DSP)
Los bits de acumulador y de guarda pueden hacer una conjetura sobre las características del filtro que se utilizarán para esta arquitectura. p...
Estoy intentando aprender Qsys y Quartus II para definir un sistema que pueda ejecutar Linux de acuerdo con este documento:
enlace
Pero tengo un problema ya que el documento no está lo suficientemente detallado. Recibo errores de Qsys y...
Tengo que escribir algunos datos en un SPI EEPROM por el FPGA. FPGA actuará como maestro, y EEPROM actuará como esclavo. El problema es que no tengo placa FPGA a partir de ahora, estaré simulando estas operaciones de lectura y escritura.
Soy...