He construido un DDS basado en FPGA (fc = 200MHz. out: 0-50 o 0-80 MHz). Tengo una onda de salida DAC decente y ahora estoy tratando de construir un filtro apropiado para ella (Fig-1). El filtro funciona bastante bien, pero hay 3-4 ruidos extrañ...
Disculpe mi pobre inglés :-)
Estoy en un equipo de software (para detección de rostros) y colaboramos con el equipo de hardware.
Si le damos el código fuente al equipo de hardware, intentarán implementarlo con hardware.
Pensé que sería mej...
Después de leer esta excelente respuesta en FPGA's vs Microcontrollers Tengo algunas dudas .
Recientemente completé un proyecto que utilizaba sensores de reflectancia . En pocas palabras, lee la reflectancia midiendo el tiempo de descarga...
Tengo dos algoritmos con diferentes requisitos de operaciones de suma y multiplicación de la siguiente manera:
Algoritmo 1: 100 adiciones 200 multiplicaciones, total = 300 operaciones.
Algoritmo 2: 300 adiciones 50 multiplicaciones, total...
¿Cómo puedo, ya sea en la RTL o en un archivo de restricción, asignar bloques DSP específicos a ciertas ubicaciones? Veo que los DSP están etiquetados por sitio, con nombres como DSP48_X5Y30 y me gustaría poder asignar una instanciación DSP part...
Hay muchas estrategias de temporización que pueden mejorar la velocidad de FPGA (como restricciones de temporización, planificación de las regiones de reloj, ...).
Una de estas estrategias es seleccionar los lugares óptimos para los pines de E /...
Supongamos que tenemos un módulo Verilog simple con 1 entrada (in1) y una salida (out). Mire la tabla de verdad al final de esta pregunta.
Quiero enviar una señal con el voltaje entre 0-VCC0 = 3.3v a input in1 = PIN3 de un FPGA (en este c...
Así que tengo una placa Nexys2 500K que funciona cuando estoy conectado 'directamente al sistema operativo', cuando ejecuto Win7. Sin embargo, como uso Mac OS X (10.8.2) principalmente, no quiero reiniciar mi PC solo para usar la placa por un mo...
Tengo un virtex 7 FPGA y para mi proyecto más grande necesito configurar la comunicación entre un FPGA PCIex8, SATA3, DDR3 y Uart.
Me preguntaba cómo hacer para hacer esto? No puedo usar el procesador softcore. Solo quiero usar el FPGA para p...
Tengo el kit de inicio Xilinx Spartan-3AN y necesito usar la SDRAM DDR2 a bordo (MT47H32M16CC-XX). Hasta ahora solo usaba Static RAM y este tipo de memoria es nueva para mí. ¿Puede alguien explicarme cómo funciona esta memoria? ¿Cuáles son las d...