Preguntas con etiqueta 'vlsi'

2
respuestas

Superposición de bordes de reloj y datos en diseños de máquinas de estados múltiples

Tengo una pregunta general sobre los diseños de lógica de máquina de estado múltiple. Piense en un sistema que tenga múltiples máquinas de estados finitos con un solo reloj y flip flops de bordes crecientes. Estas máquinas comparten algunos de s...
1
respuesta

¿Qué significa baja impedancia en el circuito del inversor CMOS?

Para el inversor CMOS, el texto indica "una vez que los transitorios se han estabilizado, siempre existe una ruta entre VDD y la salida que produce una salida alta (" uno "), o, alternativamente, entre VSS y salida para una salida baja (" cero "...
3
respuestas

¿Por qué la caída en la carga del modo de mejora de NMOS es V_t cuando el controlador está apagado?

En el inversor NMOS de carga de mejora, ¿por qué la caída de voltaje en el Transistor \ $ Q_1 \ $ cuando \ $ Q_2 \ $ está desactivada, es \ $ V_t \ $? Cuando \ $ V_ {1} \ $ está bajo, el transistor \ $ Q_1 \ $ está apagado. Para el tran...
1
respuesta

¿Cuál será la salida de filp-flop si su entrada es metaestable?

Estaba leyendo un artículo sobre Sunburst en Clock Domain Crossing y me quedé estancado con esta duda. Aquí,enel3erflipflop,laentradaesunestadometaestableperoenelflancoascendentedelasalidadelrelojseestablecióenalto.Enelrecuadro,mencionaron...
1
respuesta

Redes de reloj Enrutamiento

Sabemos que la síntesis del árbol del reloj se realiza antes del enrutamiento de la señal. ¿Cuál es la razón específica para eso? ¿O podemos enrutar ambos al mismo tiempo?     
1
respuesta

¿Por qué los pines de un puerto en algunos microcontroladores no están en orden? [duplicar]

En algunos circuitos integrados, los números de pin no están en el orden correcto. Por ejemplo, en la serie msp430x12x2 (imagen siguiente). En la foto, ¿por qué no P2.0 está disponible en el pin 20 (o adyacente a P1.0 ??) ¿Por qué hay...
2
respuestas

MOSFET como un interruptor. ¿Por qué la tensión depende de la compuerta?

Digamos que tengo un NMOS, la compuerta está conectada a 5 voltios, Vth es de 0.7 voltios y quiero pasar un voltaje de 7 usando el NMOS como interruptor. ¿Puedes decirme cuál será el voltaje en la fuente? ¿Será 4.3 o 6.3? Según tengo entendid...
3
respuestas

PullUp y PullDown Network en CMOS

¿Cómo se debe definir exactamente PullUp y pullDown Network en CMOS ... Quiero decir por qué "PullUP" o "PullDown"? ¿Y por qué PMOS en la red pullUp y NMos en la red desplegable? ¿Por qué no Pmos en pullDown y Nmos en PullUp?     
1
respuesta

¿Cómo reducir una lógica ALU con la mínima lógica posible? Es muy desafiante

Nuestro profesor quiere que reduzcamos 8 funciones alu (8 salidas) a una ALU de 4 salidas que tenga capacidad para implementar las 8 funciones. Podemos usar cualquier puerta (incluso aoi's), muxes, y podemos crear nuestras señales de control. Es...
2
respuestas

Entendiendo los circuitos combinados de retroalimentación

Por favor, dame un ejemplo simple de un código de verilog que dé como resultado un combo de retroalimentación. ¿Por qué estos bucles de realimentación no son deseados en su diseño? ¿Cómo interpretar las asignaciones de bloqueo vs no de bl...