Preguntas con etiqueta 'vlsi'

1
respuesta

D FLIP FLOP Cadencia

BásicamenteestoydiseñandoDflipflop.Mientrashagomissimulacionesdediseñoprevio,noobtengolasalidaQparalasentradas.Verlosadjuntosadjuntos.PerocuandointentétomarlasalidadeCLKPULSE,obtuvealgunasseñalesenzigzag.¿Puedescompartirtuspensamientossobreesto...
0
respuestas

¿Cómo seleccionar las redes del esquema en la cadencia ADE del banco de pruebas?

Estoy realizando mi simulación previa al diseño en cadencia. Puedo seleccionar las redes de salida desde el banco de pruebas porque cargué el entorno ADE para el banco de pruebas, pero también quiero seleccionar el esquema de las redes. ¿¿¿Cómo...
1
respuesta

SvS para Verilog

¿Cuál es la mejor manera posible de realizar esquemas vs esquemas para 2 códigos de nivel de compuerta Verilog? Quiero hacer Svs como lo hacen las personas para LvL en caso de diseño contra diseño. SvS también está disponible para netlist de...
0
respuestas

DISEÑO DIGITAL - IRSIM 9.7: tiempo de recuperación de un evento

Estoy construyendo un multiplicador de matrices (versiones 4x4, 8x8 y 16x16) para un Proyecto Universitario en mi curso de Diseño Digital. Mis herramientas de desarrollo son: Diseño: VLSI eléctrico Simulación funcional: IRSIM 9.7 Simul...
0
respuestas

Estoy aprendiendo a codificar un UART simple usando verilog y el código funciona solo con el propósito de RX. ¿Hay algo que no puedo entender sobre la parte de TX?

Estoy tratando de implementar UART TX utilizando tres estados FSM. El problema es que los datos recibidos no se transmiten en serie, siempre que "rd_en" sea alto. (No hay paridad, solo TX & RX) module SAT_UART (clk,rst,enable,rd_en,tx,rx_d...
1
respuesta

El modelado de fallas se atasca en el circuito combinacional

Un circuito tiene n entradas yn salidas. Se implementa solo con puertas AND, OR y NOT. Además, no hay ramas en abanico. ¿Cuál es el número de fallas s-a que quedan después de colapsar la falla? s-a significa atascado en la falla     
0
respuestas

Simulación de circuito digital eléctrico VLSI / LTSpice: comando .VEC

Estoy diseñando una serie de circuitos aritméticos para una clase de Diseño Digital. Debo usar Electric VLSI para el diseño y LTSpice desde la simulación. Ya que estoy construyendo circuitos con mucho de entradas (hasta 64 para el multiplicado...
1
respuesta

¿Qué provocó la necesidad de chips VLSI en módems posteriores a 1200 baudios?

Estuve conversando con mi jefe hoy y me dijo:    Mi primer trabajo fue el trabajo eléctrico en una fábrica para una empresa moderna. El último modelo de módem que hicimos fue el de 1200 baudios. Después de eso necesitaron una lógica programab...
1
respuesta

¿Qué significa establecer el estado del nodo interno en el circuito CMOS?

Este es el circuito NAND y el 'int' es el nodo interno del circuito. SevequeA=B=0→1produceelpeorretrasoenlatablaacontinuación.¿Quésignificaestablecerelestadodelnodointernocomoseindicaeneltextoacontinuación?Nomequedaclaro.     
1
respuesta

retardo parasitario normalizado

Estoy confundido de por qué muchos libros y sitios llaman retraso parasitario normalizado como "relación de capacitancia de difusión a capacitancia de puerta en un proceso particular". En mi opinión, la demora de la compuerta cuando se accion...