PullUp y PullDown Network en CMOS

0

¿Cómo se debe definir exactamente PullUp y pullDown Network en CMOS ... Quiero decir por qué "PullUP" o "PullDown"? ¿Y por qué PMOS en la red pullUp y NMos en la red desplegable? ¿Por qué no Pmos en pullDown y Nmos en PullUp?

    
pregunta Shubham Singh

3 respuestas

1
  

PullUp y PullDown

Pullup : una red que proporciona una ruta de baja resistencia a Vdd cuando la salida es lógica '1' y, de lo contrario, proporciona una alta resistencia a Vdd.

Pulldown : una red que proporciona una ruta de baja resistencia a Gnd cuando la salida es lógica '0' y proporciona una alta resistencia a Gnd de lo contrario.

  

¿Qué sucede si se usa PMOS en pullDown y NMOS en PullUp?

Si usamos PMOS en una red de bajada, entonces su terminal de puerta debe tener un voltaje negativo. De manera similar, si utilizamos NMOS en la red de extracción, entonces su terminal de puerta debe contar con un voltaje que sea más positivo que Vdd.

Entonces, los voltajes correspondientes a los estados lógicos en la entrada son diferentes de los de la salida. Por lo tanto, dos de estas puertas 'CMOS' no se pueden conectar directamente.

En otras palabras, \ $ V_ {OH} < V_ {IH} \ $ y \ $ V_ {OL} > V_ {IL} \ $ que resultará en un margen de ruido negativo. Y por lo tanto esta familia lógica sería incompatible consigo misma.

    
respondido por el nidhin
1

Los pullups elevan el voltaje hacia valores más positivos, y los despliegues hacia abajo, hacia valores más negativos.

P E Los MOSFET tienen un umbral negativo para activar, por lo que colocarlos en el rol de pullup significa que llevarán a cabo cuando su voltaje de compuerta cae, y viceversa para los NEMOSFET. Colocarlos en serie en el mismo circuito y unir las puertas da como resultado un inversor natural.

    
respondido por el Ignacio Vazquez-Abrams
0

La razón básica es similar a usar un NPN contra un transistor PNP.

En una aproximación simple, las piezas de PMOS y NMOS funcionan cortocircuitando los pines de drenaje y fuente, cuando se satisface el voltaje de la compuerta.

Para NMOS, la puerta se satisface cuando se eleva. Para PMOS, la puerta se satisface cuando baja. (En relación con el pin Fuente)

Para una pieza NMOS, el pin Fuente debe estar conectado en el nivel bajo, por lo tanto, cuando se enciende, el pin Drain solo puede "bajar" al mismo nivel bajo.

Para una pieza de PMOS, el pin Fuente debe estar conectado en el nivel alto, por lo tanto, cuando se enciende, el pin de Drenaje solo puede "subir" al mismo nivel alto.

Cuando tiene un NMOS y un PMOS conectados en una disposición de empujar y jalar, (Puerta a Puerta, Drenaje a Drenaje, una Fuente en el alto y una Fuente en el bajo), poner una onda cuadrada en las Puertas dará una onda cuadrada similar (un tirón hacia arriba y luego un tirón hacia abajo) en los Drenajes.

    
respondido por el Nedd

Lea otras preguntas en las etiquetas