¿Qué significa baja impedancia en el circuito del inversor CMOS?

0

Para el inversor CMOS, el texto indica "una vez que los transitorios se han estabilizado, siempre existe una ruta entre VDD y la salida que produce una salida alta (" uno "), o, alternativamente, entre VSS y salida para una salida baja (" cero "). Esto es equivalente a afirmar que el nodo de salida es siempre un nodo de baja impedancia en estado estable".

¿Qué significa la última afirmación sobre la baja impedancia?

    
pregunta Sai Gautham

1 respuesta

2

Los mosfets se pueden utilizar como interruptores. En un búfer de cmos uno de los interruptores es a Vdd y el otro a Vss. Un interruptor tiene dos estados; impedancia abierta o alta; o impedancia cerrada o baja. Entonces, cuando la salida del búfer de cmos es alta, el interruptor a Vdd se cierra. Podemos decir que esto es de baja impedancia agregando una carga y viendo el efecto. Sin carga la salida será Vdd. Si agregamos carga hasta la especificación Ioh, la salida se mantendrá cerca de Vdd, lo que indica una ruta de baja impedancia a Vdd. Similar para bajo a Vss.

    
respondido por el owg60

Lea otras preguntas en las etiquetas