Preguntas con etiqueta 'spartan'

2
respuestas

memoria constante en el Spartan 3 Starter Kit

Estoy en extrema necesidad de una memoria constante generada en tiempo de compilación de ~ 512 K x 16 bits en la placa del kit de inicio Spartan 3. Estoy configurando la placa a través del puerto JTAG, y me pregunto si a) hay una forma de con...
1
respuesta

Latencia excesiva en la comunicación entre FPGA

Tengo 4 FPGAs Spartan 6 conectados a través de carriles de 64 bits, formando una línea. (Es decir, FPGA1 está conectado a FPGA2, FPGA2 está conectado a FPGA3 y FPGA3 está conectado a FPGA4.) He dividido cada carril de 64 bits en dos carriles...
1
respuesta

División de punto fijo en verilog para Spartan 6

Estoy desarrollando un núcleo en Spartan 6 que necesita hacer divisiones como 1 / 6,2 / 4 etc ... así que los valores siempre están entre 0 y 1. Como no necesito la precisión del punto flotante, quiero usar un divisor de punto fijo, ya que la di...
1
respuesta

¿Cuál es la corriente mínima que debo suministrar a un pin Spartan-6 para registrar una señal alta?

Examinando en la spartan-6 DC y guía de características de conmutación , no puedo encuentra lo que estoy buscando. Tampoco hay clasificaciones de corriente de fuente / sincronización máximas absolutas para los pines IO del usuario. En cuanto...
1
respuesta

¿Cómo eliminar el error a continuación al realizar la implementación de FPGA de un programa que usa RAM usando el generador de bloques Xilinx?

Escribí un código que usa RAM (creado por el generador de bloques Xilinx). Su tamaño es de 10X10 (100 datos en total). Usé INSTANTIATION como abajo: RAM1 RAM_NAME ( .clka(clka), // input clka .wea(wea), //...
1
respuesta

Spartan 6: ¿Cómo uso mi reloj diferencial?

mi placa de evaluación SP601 viene con un oscilador diferencial de 200 V LVDS de 200 MHz. Hasta ahora, solo he estado usando el reloj de un solo extremo provisto con la placa. Estoy teniendo problemas con la forma de formatear el archivo de rest...
2
respuestas

Se necesita ayuda con el duplicador de frecuencia SPARTAN-3AN FPGA

Aquí adjunté las redes enrutadas para este programa HDL de verilog a continuación con el módulo de instancia DCM. mientras estoy implementando en la placa FPGA XC3S50AN usando el paquete de diseño ISE12.3 clk2x & las salidas bloqueadas no pr...
2
respuestas

Medición de señal de entrada FPGA

¿Cómo medir la frecuencia de la señal de pulso de entrada con el kit de herramientas xilinx en matlab? Ya que soy malo en la codificación, uso el generador del sistema en matlab. Estoy haciendo un proyecto, en el que usaré un sensor de prox...
1
respuesta

Conectando SJA1000 a Spartan6 FPGA

Como dice el título, me gustaría conectar un controlador CAN SJA1000 a un FPGA Xilinx Spartan6. El SJA1000 tiene una dirección compartida de 8 bits y un bus de datos con una señal de latch de dirección y luces estroboscópicas de lectura y esc...
1
respuesta

¿Qué es el estado del puerto B cuando el puerto A de FT2232H está sincronizado? ¿Modo FT245?

Estoy diseñando la placa Spartan 6 dev con interfaz FT2232H, y me gustaría usar FT2232H para programar el flash AT45 con flujo de bits y luego cambiar FTDI al modo FT245 y usar el reloj de 60MHz del 2232H como reloj principal de Spartan. En c...