Preguntas con etiqueta 'pll'

1
respuesta

Servoamplificador para motores de corriente continua

Tengo un Harmonic drive y me gustaría diseñar un controlador PLL (bucle de bloqueo de fase) para controlar su velocidad. Aquí hay un diagrama de bloques de un sistema de control de velocidad del motor basado en técnicas PLL: Mi pregunta...
1
respuesta

buscando un generador de reloj de rango de 10GHz

Un poco de historia: estoy investigando un poco sobre el enfriamiento Doppler y necesito diseñar un nuevo paquete de electrónica para ajustar un conjunto de láseres para estimular varias transiciones de dos fotones. En este momento, el paquet...
2
respuestas

PLL ancho de banda de bucle, tiempo de bloqueo y jitter

Para un PLL en breve, 1) ¿Qué controla el ancho de banda del bucle? 2) ¿Qué impacto tiene en la fase de salida de ruido / jitter? 3) ¿Qué impacto tiene el ancho de banda del bucle en el tiempo de bloqueo de PLL? Estoy tratando de enc...
2
respuestas

¿Qué es (bucle de bloqueo de fase) PLL ?, Lock Range & Capture Range?

La explicación de un PLL es aquí , para un PLL, ¿cuál es el significado de los siguientes términos? Rango de captura? ¿Bloquear rango? ¿De qué se trata el circuito PLL que podría tener estos dos términos en un rango diferente? ¿O son s...
3
respuestas

PLL versus putt-putt-skip, putt-putt-wait, división de tasa fraccional u otros enfoques

Muchas aplicaciones utilizan los PLL para generar frecuencias donde la precisión de frecuencia a largo plazo es necesaria, pero donde una cierta cantidad de jitter a corto plazo puede ser aceptable. He visto una serie de dispositivos con oscilad...
1
respuesta

Posible tocar una señal PLL como un reloj para múltiples dispositivos

Tenemos un oscilador que proporciona una señal de reloj para una MCU. Tiene pines de entrada y salida del oscilador: XTAL-IN y XTAL-OUT. Nos gustaría usar la misma señal de reloj que una entrada de reloj digital a otra MCU. ¿Puedo simplemente...
2
respuestas

¿Qué significa la relación de entrada a salida para un chip PLL?

Para los chips PLL, digikey anota la "Relación - Entrada: Salida". Por ejemplo, aquí hay dos circuitos integrados 74HCT4046: Este chip de TI tiene una "Relación - Entrada: Salida "de" 1: 4 " Este chip NXP tiene un "Relación - Entrada: S...
1
respuesta

Cambio en el tiempo de asentamiento del PLL como resultado de la corriente de carga de la mitad / condensador del filtro de bucle de duplicación

Tengo un PLL que funciona de manera inestable a ciertas temperaturas. He podido demostrar que la reducción de la corriente de la bomba de carga de 128uA a 64uA garantiza que el PLL funcionará de manera estable en el mismo punto de temperatura do...
2
respuestas

¿Cómo diferencio dos frecuencias distintas? 24Mhz y 40Mhz

Tengo estas dos frecuencias conectadas a la entrada del PLL y necesito variar la B.W de acuerdo con la frecuencia. Pero antes de eso, ¿cómo puedo diferenciar entre estas dos frecuencias?     
1
respuesta

el modo HSPLL congela el microcontrolador 18F46K20

COMPILADOR: XC8 v 1.30 micro: PIC18F46K20 Lo uso en el registro CONFIG1H para obtener Fosc a 64MHz (y uso PLL): #pragma config FOSC = INTIO7 // 1001 = Internal oscillator block, CLKOUT // function on RA6, port...