¿Puedo usar griómetros y acelerómetros para mapear el movimiento de un brazo humano y luego aplicarlo a un robot? La idea que tengo es recopilar los datos de varios sensores usando Raspberry Pi y transmitirlos a otro módulo a través de Bluetooth...
Estoy intentando entender las funciones de los pines de memoria externa en el ciclón V (5csema5af31c6n)
Entiendo que en la columna HMC Pin Assignment para DDR3 / DDR2 / LPDDR2 muestra las funciones de pin para la implementación de memoria extern...
Estoy un poco confundido acerca de los requisitos de USB 2.0 de alta velocidad.
USB 2.0. La velocidad de transferencia máxima de alta velocidad es de 480 Mbit / s. Por lo tanto, desde mi punto de vista para utilizar completamente esta velocid...
He estado jugando con FPGA (Cyclone II EP2C5T144C8) con Quartus II 13.0 WebEdition 64bit y Altera USB Blaster.
Al principio, estaba usando el modo JTAG para programar FPGA en RAM. Cuando quise programar EEPROM (EPCS4), cambié al modo AS.
D...
Tengo una placa ZC706 equipada con un Zynq 045 FPGA. Cambié los puentes para agregar el Zynq a la cadena JTAG del programador de Digilent. La primera programación funciona como se esperaba, pero la segunda programación no altera la configuración...
Actualmente estoy desarrollando un gateware FPGA que requiere un divisor de frecuencia regulado y me pregunto si hay alguna manera difícil de obtener una regulación de frecuencia de salida lineal.
Lo que quiero decir es que si uso un contador...
Estoy tratando de implementar un transmisor de video en la placa ZYBO de Digilent que tiene Xilinx ZYNQ 7010. Por cierto, la razón de esto es probar la calidad de una placa codificadora. Lo que quiero es:
Genere un bloque RAM para almacena...
El título de la pregunta se explica por sí mismo.
Hice un cálculo rápido de vuelta al sobre para mi propio reloj de calculadora digital (el Casio CA-53W para aquellos que estén interesados). Se supone que la batería debe durar alrededor de...
He visto un par de publicaciones sobre este tema, pero realmente no puedo sentirlas. ¿Tiene la LUT una entrada donde se da la dirección lógica, o la LUT lee desde el D Latch? Si alguien tiene una imagen que lo describa, sería muy útil, ya que en...
Tengo un ADC de alta velocidad conectado a un FPGA. El ADC está diseñado para que obtenga 16 muestras en cada ciclo de reloj FPGA (eso es muestras, no bits). Las 16 muestras provienen de un solo canal de entrada ADC, solo se recolectan a lo larg...