Preguntas con etiqueta 'fpga'

2
respuestas

Seleccione uno de los dos espacios de registro en VHDL

Quiero crear un sistema que consta de dos espacios de registro (A y B, consulte la figura a continuación). El propósito es permitir el cambio instantáneo de configuración. Cuando S = 0, los registros en A se seleccionarán para escritura (nueva c...
0
respuestas

usando el diseño de ejemplo de GTP

Programé mi Artix7 con el diseño de ejemplo GTP de Xilinx, de hecho, después de configurar el Asistente de GTP con mis parámetros favoritos, abrí el Diseño de ejemplo y luego creé el archivo de restricciones con respecto a mi placa y generé el f...
0
respuestas

Haciendo un controlador SDRAM MT48LC8M16A2, ¿puedo hacer esto con las señales de comando?

Tengo que hacer un controlador SDRAM muy simple para el MT48LC8M16A2 - 2 Meg x 14 x 4 Banks. Mi pregunta específica es sobre los comandos que se muestran en la imagen. Porejemplo,paralaoperacióndelectura,¿esnecesariocerrarrealmenteelcomandoR...
0
respuestas

¿Cómo puedo hacer que un programa solo para PL para ADAU1716 funcione también junto a PS?

Estoy trabajando en un Avnet ZED-BOARD; que utiliza el SoC programable Zynq 7000 All. Actualmente estoy trabajando para que la parte de audio de la Junta funcione. El Zedboard tiene el códec de audio ADAU1716. Encontré esto: enlace Si...
1
respuesta

Conector SATA para transceptores GTP [cerrado]

Tengo una placa Artix7 con 4 conectores SATA , quiero usar estos conectores para el transceptor GTP, solo conectores y no quiero usar SATA protocolo, en realidad no sé cómo escribir el archivo XDC para mis conectores SATA, ¿debo cambiar el...
0
respuestas

¿Cómo conectar dos tarjetas FPGA para lograr una velocidad de decenas de Gbps?

Quiero conectar dos tarjetas FPGA, por ejemplo. B1 a B2, de manera que el enlace podría transferir suficientes datos por segundo desde B1 a B2. Lo que quiero decir es que el enlace entre las dos placas NO debe ser el cuello de botella . Para qu...
1
respuesta

compilando el código vhdl

Tengo un código fuente escrito en VHDL que está destinado a hacer que un FPGA se comunique con una PC a través de UART y un microcontrolador 8051 al mismo tiempo que el FPGA se conectará al 8051 a través de datos, líneas de dirección, P3 (para s...
1
respuesta

Conexión IR de alta velocidad [cerrada]

¿Hay receptores / transmisores de infrarrojos con una velocidad superior a 4Mbps ? Como descubrí, la mayoría de las partes están limitadas a 4Mbps , como LT1328 (receptor de fotodiodo) y TFBS6711 (transceptor de infrarrojos)     
1
respuesta

La forma más sencilla de crear una instancia de un transceptor en Quartus para evitar la degradación del canal no utilizado

Esta respuesta en la base de conocimientos de Altera indica que el TX Los canales en el Arria 10 se degradan con el tiempo si no se utilizan. He agregado la asignación recomendada a mi archivo QSF, pero no tiene ningún efecto si todavía no uso...
1
respuesta

Para que Altera LPM_MULT tenga salida registrada, ¿es suficiente establecer la latencia en 1?

Se recomienda que las entradas y la salida del LPM_MULT se registren. Esto permitirá alcanzar la frecuencia más alta para el diseño, aunque introducirá la latencia. Con una latencia de 0, no hay entrada de reloj para LPM_MULT. Sin embargo, ag...