compilando el código vhdl

0

Tengo un código fuente escrito en VHDL que está destinado a hacer que un FPGA se comunique con una PC a través de UART y un microcontrolador 8051 al mismo tiempo que el FPGA se conectará al 8051 a través de datos, líneas de dirección, P3 (para salida) el El autor del código fuente dice

"El código es una máquina de estado simple" pero no hay una descripción de qué E / S FPGA se conectará a qué pin PC / 8051 (UART, líneas de datos ...) Tengo actel proasic3 fpga,

¿solo necesito crear un archivo de restricción para E / S y frecuencia de reloj para compilar el código? también tengo una memoria flash de 1 mb para conectarme a FPGA para almacenar código, ¿también necesita un archivo de restricción o su conexión es específica?

el código fuente está aquí enlace

    
pregunta furtsiv

1 respuesta

0

Sí. Debe proporcionar las restricciones de IO para las almohadillas FPGA si su placa tiene que funcionar como se espera. Tendrá que extraer estos detalles de la almohadilla de E / S de los esquemas de la placa que está utilizando. También proporcione una restricción de período para el reloj como la restricción fundamental de tiempo.

Consulte enlace para proporcionar restricciones en la herramienta Libero SoC.

    
respondido por el rvkrysh

Lea otras preguntas en las etiquetas