Preguntas con etiqueta 'fpga'

0
respuestas

¿Cómo emitir señales intermedias en VHDL?

Tengo el siguiente código, que describe un elemento simple con dos registros y un sumador. También hay algunas señales de control, que son básicamente "habilitaciones de carga" para esos registros. Cada registro envía su valor a una señal int...
4
respuestas

Zynq - Configurando el reloj SPI a ralentí alto

Estoy tratando de usar el componente SPI0 de un Zynq XC7Z010 para leer datos de un codificador rotatorio de 12 bits que usa un protocolo SSI. Tengo un pequeño proyecto de ejemplo configurado en Vivado que permite que SPI0 use los puertos EMI...
1
respuesta

FIFO para spartan 3AN: no hay almacenamiento a bordo pero está bien en la simulación

Hice una FIFO usando Core Generator y estoy tratando de implementar un código que lo use ... 1) Poniendo el interruptor (T9) en ON, comienzo a transmitir algunos datos a mi fifo (Aquí H-e-l-l-o para prueba) 2) Al presionar el botón T16, le...
1
respuesta

Lattice MachXO3L: puente MIPI CSI2

Me gustaría diseñar un puente MIPI CSI2 con un MachXO3L. Aprovecho la entrada / salida LVDS25 de esta familia de FPGA con las resistencias adecuadas para el tráfico HS. (Creo) No me importa el LP, ya que la cámara funciona con un reloj de mar...
1
respuesta

Bucle de tubería con suma

Estoy trabajando con un Zedboard y estoy tratando de optimizar algunas funciones en Vivado HLS. Sin embargo, cuando hay funciones como las siguientes donde no sé qué hacer. E.g: for(i=0;i<end;i++){ sum+=i; } No puedo canalizar...
1
respuesta

¿Puede DE2-115 manejar más de 3.3V en su GPIO?

En mi proyecto actual, quiero conectar algo de lógica a Altera DE2-115 mediante el encabezado de exapnsion de 40 pines ( JP5 ). Desafortunadamente, no puedo asegurar que no excederé 3.3V en el puerto de entrada (es decir, tendré ~ 4...
1
respuesta

clk prescaler con posibles fallos

Soy nuevo aquí y tengo el siguiente problema. He desarrollado un módulo en vhdl que escala la frecuencia de un clk de entrada por el valor de preescalado de entrada (0-255) s.t. la frecuencia de la señal de salida es f_out = f_in / (1 + preescal...
3
respuestas

Implementando una interfaz ADC para conectarse a un FPGA

Quiero implementar una interfaz ADC para un ADC - ADS 7230 (TI) en VHDL. No estoy muy familiarizado con los ADC para implementarlo en VHDL. ya tengo una interfaz ADC para un ADC de 10 bits (MAX 1030) y un ADC de 12 bits (LTC1407). Desafortunadam...
1
respuesta

Problema de diseño del vhdl del sumador OLA y vhdl firmado

He implementado el siguiente sumador en línea para el dígito firmado utilizando el código vhdl y he simulado mi diseño de acuerdo con la tabla de ejemplo que se muestra en la figura adjunta el problema es que no obtengo el primer resultado, que...
1
respuesta

Problema que simula FSM en Quartus II Simulator

Estoy intentando simular un FSM usando un simulador de vectores ... La variable de máquina de estado se llama "Tstep_Q", la agregué al editor de formas de onda ... sin embargo, cuando comienzo la simulación funcional Todas las señales se muestra...