Preguntas con etiqueta 'fpga'

1
respuesta

Quartus II - SignalTap II que obtiene el período de datos muestreados

Estoy trabajando en un proyecto VHDL en el que estoy tratando de hacer un controlador LCD. He estado tratando de obtener el período de mis relojes escalados utilizando Signal Tap, sin embargo, la barra de tiempo no muestra la hora con precisi...
1
respuesta

Digilent Basys 2 usando TinyOS-nesC

Me pregunto si es posible usar el entorno TinyOS-nesC para programar una tarjeta Basys2. Digilent ha desarrollado un controlador para esta tarjeta en Linux pero su departamento técnico dice que utiliza los programas Xilinx-VHDL para Basys2. ¿Alg...
2
respuestas

¿Por qué no hay conexión JTAG?

Esto solía funcionar antes de instalar Quartus v10 para garantizar la compatibilidad con versiones anteriores. Ahora no tengo hardware encontrado en Quartus tanto v13 como v10. El USB-Blaster solía aparecer, luego instalé Quartus v10 para admiti...
1
respuesta

¿Hardware regular o irregular?

Tengo una estructura de hardware (descrita en el diagrama lógico que consta de sumadores y multiplicadores) que es extremadamente regular, es decir, un pequeño hardware se repite una y otra vez en la estructura con un patrón regular de intercone...
1
respuesta

Necesita una definición para el término "imagen FPGA"

Parece que no puedo encontrar una definición para el término "imagen FPGA". Creo que es solo otro término para una configuración FPGA que se almacenaría en, por ejemplo, un chip de memoria flash SPI, pero no estoy seguro.     
2
respuestas

¿Cómo implementar el puerto serie RS-232 de la señal de 2.5V IO?

Estoy jugando con un desarrollo Xilinx Spartan-3A (XC3S50A-TQ144C) y luego intenté implementar el puerto serie RS-232 siguiendo la guía aquí: enlace Compré un puerto DB-9 y conecté RxD, TxD, GND del puerto DB-9 a tres pines de mi placa de d...
2
respuestas

¿Por qué es necesario un eNVM y un eSRAM en el mismo SoC FPGA?

SmartFusion2 SoC FPGA se distingue por contener una memoria no volátil (eNVM) incorporada que se utiliza para almacenar el código necesario para el proceso de arranque del FPGA después del encendido. Entonces, en presencia de esta memoria Flash,...
1
respuesta

Verilog Case Statement evaluando todas las combinaciones de una muestra de ADC de 10 bits

Tengo (con suerte) una pregunta bastante sencilla sobre las declaraciones de los casos. Si muestro una señal entrante, que se devuelve como un valor de 10 bits, ¿puedo evaluar esa muestra en una declaración de caso y asignar un valor de resultad...
2
respuestas

Error al implementar el filtro IIR en FPGA

Quiero implementar varios filtros IIR en un FPGA, usando VHDL. Los filtros son para audio. Empiezo implementando un único filtro con la siguiente función de transferencia: $$ H_1 (z) = \ frac {304 -304z ^ {- 2}} {16384 - 32109z ^ {- 1} + 160...
1
respuesta

Cómo encender el LED con PMOD en FPGA

Tengo una interfaz PMOD de 12 pines en mi Nandland Goboard FPGA y me gustaría encender un LED externo. Puedo hacerlo usando los pines 5 y 6 que son GND y VCC pero puedo No averigüe cómo encenderlo usando uno de los pines controlados por el...