Intentando encontrar cuál es el retardo de reloj a salida para los registros dentro del EP4CE6E22C6.
Ha revisado los 3 manuales de Cyclone IV buscando por retraso pero no ha encontrado ningún valor especificado. Todos los retrasos especific...
Me dieron esta desigualdad en la clase de circuitos lógicos y no puedo descubrir la razón detrás de esto, y cómo puede ser negativa. ¿Es relevante la condición cuando t_hold es positivo?
Entiendo que las computadoras representan números decimales usando binarios . Todavía tengo que absorber este video en cómo las computadoras agregan números , lo que parece útil.
Antes de entender eso, sin embargo, me gustaría comprender en...
La tarea es dibujar una señal para la salida Q. Sé que la x es la única y la única de entradas, pero no tengo idea de qué hacer si tengo esta puerta AND. ¿Cómo se verá esta señal en esta situación? ¿Y cuál es el método para saber cómo dibu...
Quiero saber que mi comprensión acerca de las chanclas D es correcta o no.
Tenemos diferentes tipos de flip-flops D:
Algunos de ellos tienen bordes positivos (0- > 1) y otros tienen bordes negativos (1- > 0)
Todos ellos toman dos...
Tengo que hacer un contador asíncrono que cuente de 2 a 8. Esto es lo que he hecho hasta ahora:
Cuenta de 0 a 8 y no sé cómo hacer que empiece a contar desde 2.
Durante mucho tiempo me he preguntado cómo puede funcionar un pestillo RS, dada la existencia de retrasos en la propagación.
Silasnor-gatesnotienencero retrasos de propagación (también conocidos como retardos de puerta), ¿no es así? necesit...
Tengo una placa que emite una señal i2s (mclk a 49Mhz) utilizando fliflops normales en la salida. Funciona perfectamente cuando se conecta con conexiones cortas.
Si intento conectar un cable a 10 cm o más, me llega algo de ruido al sistema....
Hemos hecho la siguiente pregunta:
Diseñe un registro de desplazamiento a la derecha de 4 bits con flip flops D, y use dos de estos registros para implementar un circuito que detecte la secuencia (x1, x0) = 3,0,2,1 (el el dígito más a la der...