¿Por qué querría usar la RAM DDR y leer / escribir en cada flanco ascendente y descendente del reloj en lugar de duplicar la velocidad de su reloj y leer / escribir solo en uno de los flancos ascendente o descendente?
¿Hay ventajas y desventa...
Un colega y yo tuvimos una discusión y un desacuerdo sobre las diferentes formas en que las señales de alta velocidad pueden coincidir con la longitud. Íbamos con un ejemplo de diseño DDR3.
Todas las señales en la imagen de abajo son seña...
Soy novato en el diseño de alta velocidad.
Antes de ingresar a DDR, recientemente aprendí sobre la adaptación de impedancia y cómo se hace, así como sobre la adaptación de la longitud y la forma en que se hace (los pequeños pasos hacia la int...
Los paquetes BGA DDR tienen una huella única. Hay dos columnas de almohadillas en ambos lados del dispositivo, y una columna vacía entre ellas.
¿Existe un razonamiento detrás de la colocación de estas almohadillas (en términos de diseño d...
Estoy investigando la interconexión de un PC con factor de forma estándar SDRAM o DDR a un microcontrolador, pero no puedo encontrar ningún detalle definitivo sobre cómo funcionan en términos de cómo funciona el bus. Supongo que es similar a cóm...
Esto es más una cuestión de computación, pero solo los expertos en electrónica sabrían tales cosas. Las computadoras de hoy usan múltiples capas de memoria para trabajar con datos rápidamente. Actualmente, las velocidades de la CPU son entre 10...
He estado observando esquemas que interactúan con ddr ram y he notado una notación extraña para su resistencia de reducción de zq. ¿Qué pasa con el punto en la parte superior y el 1%? No he visto esto antes.
He visto muchos diagramas de formas de onda que ilustran el efecto beneficioso de cosas como la terminación en la matriz, y el efecto es inconfundible. Por ejemplo, consulte página 6 de esta nota técnica de Micron . También estoy convencido de...
Estoy viendo este simple esquema tratando de entender cómo funciona un receptor SSTL DDR (el de la izquierda). Entiendo que la tensión de entrada se comparará con Vref y que la salida será una o cero correspondiente. No entiendo cómo fluye la co...
Tenemos un tablero SBC, al estilo del Leopardboard o Beagleboard, que se está portando mal. Se basa en el diseño Leopardboard (CPU TI-DM368, DDR2 RAM, NAND Flash).
El desarrollo de software en el leopardo funciona bien. Sin embargo, el primer...