Estoy tratando de seleccionar un oscilador de reloj de 160MHz para mi FPGA. El menos costoso que encontré fue el tipo LVDS o LVPECL para esta frecuencia. Usé un tipo de CMOS antes, por lo que la salida del oscilador era de GND a VDD. Quería pr...
Esta pregunta es muy rudimentaria. Indíqueme el enlace si esta pregunta ya se ha hecho.
En general, cuando se trabaja con simulaciones y se analizan las celdas estándar diseñadas en base a la lógica CMOS, una carga capacitiva está vinculada a...
Tenemos una puerta NAND2 y queremos encontrar qué entrada conduce al peor caso de retraso tpHL.
Puedo entender que para las entradas 00 y 11 es el mejor caso para cargar y descargar. También entiendo que para el retraso de tpLH, el peor de los c...
He intentado comprender el funcionamiento de NMOS a través de varios tutoriales en línea, pero me estoy atascando en comprender el efecto de aumentar el voltaje de drenaje en el flujo de corriente y la longitud del canal. Entendí que a una corri...
Tengo curiosidad por saber exactamente cómo funciona la sensibilidad iso en los detectores de ccd o cmos que tienen las cámaras DSLR. Entiendo que esto es una amplificación de la señal sin formato que tiene cada píxel, pero ¿se amplifica antes d...
Tengo una vieja placa del sistema para una máquina de pinball que estoy arreglando. Una de las ROM está fallando post. La razón se debe a que la EPROM 27S256 nunca tuvo la etiqueta adhesiva aplicada a la ventana, y debido a una serie de circunst...
Le pido disculpas si es un poco simple, ¡pero soy nuevo en esto!
¿Cómo establezco la velocidad para un chip 4060B? Quiero que se active cada 5 minutos (con bastante precisión).
He visto las instrucciones aquí: enlace
y parece que necesit...
Tengo que resolver el siguiente ejercicio:
Dada la función Y = (A '+ C') (B '+ D') (c '+ DE) dibuje el circuito CMOS relativo, luego establezca las combinaciones de entradas que producen el peor caso HL y la conmutación de LH. Tamaño de todos...