Ejercicio sobre el tamaño de CMOS

0

Tengo que resolver el siguiente ejercicio: Dada la función Y = (A '+ C') (B '+ D') (c '+ DE) dibuje el circuito CMOS relativo, luego establezca las combinaciones de entradas que producen el peor caso HL y la conmutación de LH. Tamaño de todos los transistores para obtener

tpLH = tpHL < 10 ns, µn / µp = 3, VDD = 5 V, VTH = 0.5 V, µn = 1260 * 108 μm2 / Vs, COX = 2.5 fF / μm2, CL = 50 pF.

Primero que todo, escribí S como (AC + BD + CX) 'donde X es (DE)'

simular este circuito : esquema creado usando CircuitLab

simular este circuito

Para el siguiente punto hice lo siguiente:

Para el PDN, necesitamos tener Y = 0, lo que significa AC + BD + CX = 1, podemos tener 1 si al menos uno de los addends es 1.

Para identificar el peor de los casos, debo considerar la ruta con el mayor número de transistores en serie, por lo que el peor de los casos podría ser donde CX = 1, por lo que necesitamos tener C = 1 y (DE) '= 1 o DE = 0 que significa D = 0 o E = 0. Creo que en realidad no hay el peor de los casos, todos son iguales porque el número de transistores en la serie que tengo que cruzar es siempre 2 (aunque no estoy muy seguro).

Para el PUN debemos tener Y = 1 o AC + BD + CX = 0, lo que significa AC = 0 y BD = 0 y CX = 0.

El peor caso debe ser donde A = 0 o C = 0 y B = 0 y X = 0 (DE = 1 - > D = 1 y E = 1).

Bien ahora, sobre el tamaño que realmente no sé cómo proceder, se agradecería cualquier entrada.

Gracias a cualquiera que esté dispuesto a ayudarme.

    
pregunta Giorgio M.

0 respuestas

Lea otras preguntas en las etiquetas