Preguntas con etiqueta 'cmos'

2
respuestas

Otra solución para todos los MOS está en la región de saturación de corte

Aquí hay un amplificador de dos etapas con un sesgo multiplicador beta (lab3), el esquema de lab3 está en la segunda imagen. Los simulo cuando VDC es 1.8v y 1.98v para tt-corner y ff corner en 25 grados centígrados y 125 grados centígrados, e...
1
respuesta

Pregunta sobre comentarios (el tema está en los circuitos CMOS)

Así que ahora mismo estoy estudiando la retroalimentación en circuitos CMOS (es decir, cuando hay algún tipo de conexión entre la entrada y la salida como en la imagen de abajo): Ahora,duranteelsiguientepasoenelejemploqueestoyviendo,convierte...
2
respuestas

Desplegar el valor de la resistencia en el circuito debouncer

I Soy de computadora y he hecho el circuito debouncer (SR) usando la puerta NOR IC HD74LS02P como parte del proyecto de electrónica digital. He usado resistencia desplegable en todas las entradas de las puertas utilizadas. Pero cuando el pin...
4
respuestas

Resistencia en Vcc y pines de entrada CMOS

Lo siento si las respuestas a mi pregunta son solo "busque las especificaciones del CMOS", no pude encontrarlo, solo datos sobre el proceso de manufactura. Investigando un proyecto, siendo nuevo, encontré un hilo del foro sobre alguien que...
5
respuestas

lógica CMOS Puertas XOR

Actualmente estoy haciendo los problemas de práctica para CMOS VLSI Design 4th Edition. La pregunta 1.6 dice que se debe usar una combinación de puertas CMOS para generar las siguientes funciones (la solución adjunta a continuación tiene la func...
1
respuesta

¿las resistencias de 100K son demasiado débiles para conectar HC a cmos?

He creado dos circuitos idénticos. La única diferencia entre ellos, aparte del número de líneas en la pantalla LCD, es que el circuito antiguo utiliza resistencias de pull-up de 10K en lugar de resistencias de pull-up de 100K. Te lo explicaré má...
2
respuestas

¿Cómo una salida que cambia de HI o LO a HI-Z afecta una entrada en CMOS?

Digamos que tenemos una salida de búfer de tres estados conectada a una entrada de inversor, implementada en chips CMOS de la serie 7400. Si la salida del búfer es HI, la salida del inversor es LO. Si la salida del búfer es LO, la salida del...
1
respuesta

Master-Slave D-FF vs Edge disparado: problemas de tiempo, simulación de disparo a través

Hay una cosa que me molesta acerca de los flip-flops: por lo general, se usan los flops activados por el borde, los cuales D y actualizan su Q en la posición, es decir, el pestillo maestro tiene el reloj invertido y el pestillo del esclavo tie...
1
respuesta

¿Tamaño de los transistores para un circuito CMOS?

Supongamos que tenemos este circuito de cmos, cualquier consejo sobre cómo dimensionar los transistores suponiendo que la compuerta es de tamaño mínimo. He leído un poco y estoy luchando para entender. ¿Hay una definición para definir esto...
1
respuesta

Configuración correcta para el inversor CMOS

Necesito obtener 4 salidas de una salida digital de 5V de la siguiente manera: 2 de ellas invertidas y 2 de ellas no invertidas. Pensé en usar un inversor hexagonal 74 HCT 04 en la siguiente configuración: simular este circuito : esquema c...