En un controlador de cmos, ¿qué controla la cantidad de corriente que puede generar o hundir? ¿Es el RDS combinado de los FET internos? Cuando intentas tirar de una línea baja, supongo que hay un voltaje almacenado en la capacitancia de la traza...
Construí el siguiente circuito paso a paso con un nuevo 74HC00. Las entradas para las dos puertas no utilizadas se conectaron a GND y la potencia se desacopló con 0.1uF lo más cerca que pude.
Elcircuitopareciófuncionarperoavecesprodujotransit...
Tengo una función de salida compleja en álgebra booleana (donde '~' significa NO):
F = ~ ((a c ~ d) + (a ~ c ~ d) + (~ a c) + (~ a c d) + (a c! d b))
Sé que esto se puede simplificar hasta:
F = (~ a ~ c) + (a d)
Ahora, la versión sim...
Usando un inversor CMOS con cristal y monitores, podemos hacer un oscilador. Y me parece que muchos documentos mencionan el método 'resistencia negativa'. Pero, no todos son iguales.
El método de la documentación de TI: Uso del inversor sin...
Mi pregunta es sobre el tiempo de conmutación de las puertas lógicas CMOS en función de la entrada.
Diga que tengo una puerta NAND y mis vectores de entrada son:
00 | 1
01 | 1
11 | 0
10 | 1
Por lo tanto, la salida no está cambiando en el...
Digamos que tengo un oscilador en anillo, y modifico el anillo para que la salida de un inversor esté conectada a una entrada de un MUX de 2 a 1, y la salida del MUX esté conectada a la entrada del el siguiente inversor (ver imagen: enlace ). S...
Para el diseño de circuitos CMOS digitales, es necesario relacionar los transistores PMOS y NMOS para que el tiempo de subida de peor caso y el tiempo de caída en la salida sean iguales. ¿Por qué es este un requisito crucial?
Estoy utilizando un FGMOSFET con compuerta de tunelización y compuerta de control como memoria analógica para simulación en SPICE. Uso -25V para inyectar electrones en la puerta flotante y 25V para eliminar electrones. Todo iba bien hasta que le...
Daré información sobre mi pregunta principal: -
En un NMOS simple como se muestra, mientras se construye el modelo de pequeña señal del MOSFET, cuando no hay resistencia entre Vdd y drenaje, NMOS se modela solo como una fuente actual con i...