Preguntas con etiqueta 'cmos'

1
respuesta

cmos salen las corrientes del búfer

En un controlador de cmos, ¿qué controla la cantidad de corriente que puede generar o hundir? ¿Es el RDS combinado de los FET internos? Cuando intentas tirar de una línea baja, supongo que hay un voltaje almacenado en la capacitancia de la traza...
1
respuesta

Algo roto 74HC00 ic. ¿Que le paso a eso?

Construí el siguiente circuito paso a paso con un nuevo 74HC00. Las entradas para las dos puertas no utilizadas se conectaron a GND y la potencia se desacopló con 0.1uF lo más cerca que pude. Elcircuitopareciófuncionarperoavecesprodujotransit...
1
respuesta

Comparación de la tecnología CMOS de 180nm y 65nm en relación con el retraso, el consumo de energía y energía

¿cómo se compararía cada uno de ellos con respecto al retraso, el consumo de energía y la energía? (Utilizado en circuitos digitales)     
2
respuestas

¿Recuento de transistores en la implementación NAND o NOR de álgebra booleana?

Tengo una función de salida compleja en álgebra booleana (donde '~' significa NO): F = ~ ((a c ~ d) + (a ~ c ~ d) + (~ a c) + (~ a c d) + (a c! d b)) Sé que esto se puede simplificar hasta: F = (~ a ~ c) + (a d) Ahora, la versión sim...
2
respuestas

Pregunta sobre el CMOS Inverter Oscillator

Usando un inversor CMOS con cristal y monitores, podemos hacer un oscilador. Y me parece que muchos documentos mencionan el método 'resistencia negativa'. Pero, no todos son iguales. El método de la documentación de TI: Uso del inversor sin...
2
respuestas

Tiempo de conmutación de la lógica de la puerta CMOS en función de los vectores de entrada

Mi pregunta es sobre el tiempo de conmutación de las puertas lógicas CMOS en función de la entrada. Diga que tengo una puerta NAND y mis vectores de entrada son: 00 | 1 01 | 1 11 | 0 10 | 1 Por lo tanto, la salida no está cambiando en el...
4
respuestas

En CMOS, ¿puedo asumir que el retardo de un multiplexor es despreciable en comparación con el retardo de un inversor?

Digamos que tengo un oscilador en anillo, y modifico el anillo para que la salida de un inversor esté conectada a una entrada de un MUX de 2 a 1, y la salida del MUX esté conectada a la entrada del el siguiente inversor (ver imagen: enlace ). S...
3
respuestas

Tiempo de subida y tiempo de caída iguales en circuitos CMOS

Para el diseño de circuitos CMOS digitales, es necesario relacionar los transistores PMOS y NMOS para que el tiempo de subida de peor caso y el tiempo de caída en la salida sean iguales. ¿Por qué es este un requisito crucial?     
1
respuesta

¿Existen formas / tecnologías para usar altos voltajes negativos en las memorias flash?

Estoy utilizando un FGMOSFET con compuerta de tunelización y compuerta de control como memoria analógica para simulación en SPICE. Uso -25V para inyectar electrones en la puerta flotante y 25V para eliminar electrones. Todo iba bien hasta que le...
1
respuesta

Voltaje de salida en el amplificador de cascode MOS

Daré información sobre mi pregunta principal: - En un NMOS simple como se muestra, mientras se construye el modelo de pequeña señal del MOSFET, cuando no hay resistencia entre Vdd y drenaje, NMOS se modela solo como una fuente actual con i...