Estoy comprobando lo que puedo y no puedo hacer al agregar y concatenar en VHDL.
aunque puedo combinar dos vectores concatenándolos, sigo recibiendo errores si uso el agregado.
Vi una respuesta aquí muestra que es posible.
¿Puede algu...
Sé que en licencias libres de simulaciones de modelsim / questa se ejecutan más lentamente que la versión completa.
Pero, ¿qué tan lento? ¿Será 2x 3x 10x más rápido en la versión de pago?
¿qué pasa con la versión gratuita de actel / micros...
Actualmente estoy trabajando en la síntesis, con el compilador de diseño de Synopsys, de un módulo de cifrado AES.
En los informes de energía hay tres categorías de energía especificadas:
Energía de conmutación
Poder interno
Poder de fu...
Entiendo que el problema de hacer coincidir dos listas de red podría reducirse al problema de isomorfismo del gráfico, que es NP-intermedio. Aparte de eso, ¿cuáles son los resultados de complejidad de algunos de los algoritmos de coincidencia de...
Siempre pensé que la simulación de arquitecturas de hardware (FPGA / ASIC) no puede cubrir todos los estímulos y casos de esquina posibles en condiciones reales, y que se necesita una verificación acelerada por hardware para cubrir casos de uso...
Como prefacio, hay ciertos estilos de codificación utilizados en VHDL / Verilog que ayudan a las herramientas de síntesis a inferir hardware diferente (algunos mejor en rendimiento que el otro). Por ejemplo, usar una escalera if-else-if inferirí...
Necesito saber la frecuencia de reloj máxima de mi diseño. Pero el compilador RTL no me da la frecuencia máxima si no doy una restricción de tiempo. (En realidad, no estoy seguro de si me dará la frecuencia si especifico una restricción de tiemp...
Cuando hacemos síntesis con SDC. Deberíamos ser utilizados con SDC.
Pero quiero saber qué pasa si estás en una situación en la que la síntesis tuya es la primera vez, y la compañía ni siquiera hizo una síntesis antes.
desde la primera vez, enton...
Así que sé que la demora y el tiempo de propagación dentro de un ASIC se ven afectados por la temperatura. En los viejos tiempos las cosas iban más rápido cuando más frío y más lento cuando más caliente. Ahora, a 90 nm y por debajo, hay una inve...
Las CPU modernas de hoy en día suelen cronometrar en el rango de 3-4 GHz. ¿Qué tan rápido pueden ser sincronizados los ASIC modernos típicos?
Por ejemplo, si estuviera construyendo un ASIC básico para algo como una unidad de disco o una tarje...