Estoy intentando construir un chip ASIC con la ayuda del proyecto MOSIS. (Lo hacen más barato al combinar múltiples proyectos pequeños en una sola fábrica). Tengo una opción entre 350nm y 45nm, y todo lo que se encuentre en el medio.
Mi proye...
Estoy sintetizando algunas unidades de multiplicación en Verilog y me preguntaba si generalmente obtendrás mejores resultados en términos de ahorro de área / energía si implementas tu propia CSA utilizando Booth Encoding al realizar solicitudes...
Esta es una especie de pregunta simple para la que no he podido encontrar una respuesta.
Según mis notas, el retardo de propagación aumenta a medida que disminuye la tensión de alimentación. Aunque intuitivamente creo que disminuiría, esto se...
¿Puede alguien explicar qué hay en los archivos tech.lef y tech lib ? ¿Para qué etapa de PNR (Lugar y Ruta) se usan? ¿Estas cosas son proporcionadas por la fundición o el proveedor de EDA?
Tengo un diseño FPGA que utiliza diferentes relojes. Hay un reloj de referencia de 100 MHz proporcionado por un oscilador. El reloj de referencia se usa en un DCM (Xilinx FPGA) para generar 3 relojes relacionados, 100 MHz, 50 MHz y 10 MHz (sin d...
Para el pulso usamos el Sincronizador de pulso y para la Señal de nivel usamos el sincronizador de 2 flop, pero ¿qué pasa si la señal puede ser de comportamiento de pulso o nivel? ¿Hay alguna forma de sincronizar eso?
EDIT:
Después de la re...
Estoy tratando de entender si existen ASIC digitales con decenas de millones de puertas de silicio-germanio. Un comentario en otra publicación estados (énfasis mío) "SiGe puede llegar a 5 GHz con bastante facilidad, incluso con medio billón d...
Mi objetivo es extrapolar (o estimar) los precios futuros de los FPGA y / o ASIC.
¿Alguien sabe del historial de precios de los FPGA o ASIC? Estoy buscando una fuente de información.
Sé que hoy en día los FPGA se pueden clasificar en tres...
Soy nuevo en el campo de la ingeniería electrónica, ya que originalmente era un graduado en ingeniería eléctrica (Read Power Systems, máquinas e ingeniería HV), así que solo estudié "electrónica básica" en mi licenciatura.
Habiendo dicho eso,...
Me gustaría saber si ya hay ASIC / FPGA implementados en la redundancia modular triple superior para la tolerancia a fallas / si ellos mismos implementan TMR para la corrección de fallas. Cualquier referencia a un trabajo de investigación que de...