He explorado varias webs de fabricantes de ASIC, pero no he encontrado un número real.
Supongo que habrá un costo fijo asociado con la creación de máscaras y eso, y luego habrá un costo por unidad.
Nota: que en realidad no quiero que me ha...
He tenido algo de experiencia con conjuntos de herramientas FPGA / HDL como Xilinx ISE, Lattice Diamond, etc. El flujo de trabajo general es escribir Verilog / VHDL, simular, probar y luego programar el FPGA.
He escuchado a un par de personas...
He leído esta publicación y no responde a mi pregunta en su totalidad:
Creo que un microcontrolador es algo que tiene algo de memoria, se registra y puede procesar un conjunto de instrucciones como CARGAR, ALMACENAR y AGREGAR. Contiene puer...
Los microcontroladores, FPGA, ASIC (circuito integrado específico de la aplicación) se utilizan para tipos de aplicaciones similares (a diferentes niveles). Sé de microcontroladores y FPGAs. Pero, ¿qué es realmente un ASIC? Me cuesta entender po...
Mi comprensión de los núcleos de propiedad intelectual (IP) es que son diseños o configuraciones de circuitos FPGA o ASIC específicos con la intención de ser vendidos para uso general.
¿Qué son los núcleos IP duros, firmes y duros?
En dispositivos súper pequeños de bajo consumo, donde el espacio es una gran prima, las redes pasivas complicadas pueden ocupar mucho espacio. ¿Es posible obtener un ASIC pasivo o en su mayoría pasivo fabricado? Si es posible, ¿cuánto costaría?...
He escuchado a personas que trabajan en el dominio de firmware que no hay un sistema operativo que controle el firmware (p. ej., firmware en una unidad USB). Solo hay un subproceso que se ejecuta en un bucle mientras espera un comando externo, y...
Siempre he leído que los retrasos declarados en el código RTL nunca se pueden sintetizar. Están diseñados solo para fines de simulación y las herramientas de síntesis modernas simplemente ignorarán las declaraciones de demoras en el código.
P...
Actualmente estoy realizando la verificación de caja negra ASIC.
Supongamos que tengo un módulo con 200 puertos de entrada con 12 bits de ancho cada uno y un puerto de salida con un ancho de 64 bits. Digamos, su combinación pura dentro....
Dado un diseño Verilog completamente validado en un sistema de creación de prototipos FPGA, y alguien que nunca ha hecho un ASIC antes, ¿cuáles son las posibilidades de que un servicio como CMP enviará chips totalmente utilizables en el primer...