Preguntas con etiqueta 'zynq'

1
respuesta

Qué sucede si un dispositivo está en un árbol de dispositivos pero no está presente físicamente

Probablemente una pregunta muy nueva: Tengo una placa Zynq 7100, zc706. Estoy jugando con el sistema de procesamiento ARM con la distro PetaLinux de Xilinx. ¿Qué pasaría si añadiera un dispositivo al árbol de dispositivos, por ejemplo, y EEPR...
1
respuesta

Entrada de reloj diferencial en ZedBoard

Trabajando con la sección FPGA del chip Zynq del Zedboard. Quiero usar una señal externa como reloj (en cualquier caso, la herramienta deduce que es un reloj ya que tengo @ (posedge sclk_loopback) en el HDL). Desde los foros, veo que necesito...
1
respuesta

Configuración del reloj del sistema de procesamiento Zynq

En la configuración del reloj Zynq hay diferentes tipos de relojes: reloj de entrada 33.3333 MHz Reloj procesador 666.6666 MHz Reloj DDR 533.3333 MHz Reloj PL 250 MHz. ¿Cuál es la diferencia entre ellos?     
1
respuesta

¿esto asegura que estoy leyendo desde el ram?

En este momento estoy tratando de hacer ingeniería inversa de algo que hice hace mucho tiempo pero nunca entendí por qué está funcionando tan lentamente. Tengo una placa Zybo, con un chip Zynq 7010s, que tiene un procesador dual AX-A9 y un FP...
1
respuesta

diseño de ram síncrono de puerto único 32x32 usando verilog in vivado hls

en el código verilog a continuación: module mem_try( clk, addr, data_in, rd, wr, data_out ); parameter addr_length=32,data_width=32,ram_depth= 1 << addr_length; input [data_width-1:0...
1
respuesta

Vivado "Exportación de hardware" paquetes de flujo de bits desconocido

Tenemos un proyecto Zynq en Vivado 2017.4. Puedo generar el flujo de bits, en proj/proj.runs/impl_1/mybitstream.bit . Luego quiero importar esa configuración a mi proyecto de petalinux, así que uso File > Export > Export Hardwa...
0
respuestas

Manera fácil de configurar e implementar un XADC a través de DRP para un Arty Z7-10 FPGA con tres canales activos

He estado trabajando en un proyecto que requiere el uso de tres canales XADC, preferiblemente un diferencial real con aproximadamente 50 cps y dos canales de 1 sps de un solo extremo (por ejemplo, Vp / Vn, A0, A1). Después de mirar la Demostrac...
0
respuestas

¿Cómo ubicar la unidad de tarjeta SD en la placa Xilinx Zynq ZCU102 utilizando el terminal xcst?

Estoy usando un kit de evaluación Xilinx Zynq UltraScale + MPSoC ZCU102. Quiero ejecutar un programa C ++ en la herramienta Xilink SDK (que se ejecuta en una máquina con Windows) que puede realizar operaciones de E / S de Filo en un archivo bina...
3
respuestas

¿Conectarse a Xilinx Zynq 7030 a través de la conexión JTAG?

Imagina que estás intentando escribir aplicaciones Bare Metal en una placa Xilinx Zynq 7030. Ya que quemar tarjetas SD todo el tiempo se vuelve aburrido, debes establecer una conexión JTAG. Obtiene un cable de programación JTAG HS3, configura...
0
respuestas

¿Cómo puedo hacer que un programa solo para PL para ADAU1716 funcione también junto a PS?

Estoy trabajando en un Avnet ZED-BOARD; que utiliza el SoC programable Zynq 7000 All. Actualmente estoy trabajando para que la parte de audio de la Junta funcione. El Zedboard tiene el códec de audio ADAU1716. Encontré esto: enlace Si...