Preguntas con etiqueta 'timing'

1
respuesta

Cómo leer los diagramas de tiempo: ak4554 interfaz serial de audio

Como novato me cuesta entender los diagramas de temporización de la interfaz de AK4554. Estoy preguntando este ejemplo en particular, pero creo que sus respuestas me iluminarán sobre cómo leer cualquier diagrama de tiempo. Es un DAC de audio, y...
3
respuestas

Métodos para la configuración de datos RAM antes del reloj

Soy muy nuevo en diseño digital (mi fondo es software). Estoy tratando de hacer uso de algunos bloques de RAM en un FPGA Xilinx, y quiero saber cuáles son los métodos habituales para configurar las señales de control de RAM w.r.t. el reloj....
1
respuesta

Usando BLE, ¿qué tan rápido puedo obtener ~ 50 bytes de datos del maestro a un esclavo? ¿Cómo cambia eso al aumentar el número de esclavos presentes?

En el proyecto personal mío, busco tener un sistema donde un número de periféricos deban haberles proporcionado, en el mayor tiempo posible, pequeñas cantidades de información desde un controlador central. Estaba considerando el uso de Bluetooth...
1
respuesta

nrf24l01 temporización del interruptor de frecuencia

¿Cuánto tiempo tarda el nrf24l01 + en cambiar de frecuencia a través de RF_CH? ¿Puede este tiempo de conmutación ser paralelo para cambiar entre los modos Tx / Rx / Standby?     
2
respuestas

Cómo multiplicar el reloj del sistema base usando restricciones .xdc en Vivado

Esta pregunta puede ser ridículamente rudimentaria pero he estado revisando las guías y videos disponibles de Xilinx arrancándome el cabello ... mi el problema es simplemente este: quiero usar el reloj base de 100Mhz en mi tarjeta de DDR nexys4...
1
respuesta

¿Cuáles son las señales de espera?

Hoy, cuando estaba viendo esta página (Digital Multímetros (DMM o DVOM) parte. Vi esta parte: ¿Quésignifica"sincronización automotriz"? y ¿cuáles son las señales de permanencia? ¿Son estos conceptos electrónicos?     
1
respuesta

FPGA simula bien y pasa la verificación de tiempo pero falla en PCB

Así que has terminado tu diseño de FPGA. Lo ha simulado con un extenso banco de pruebas creado por un ingeniero diferente y funciona, evento a velocidad después de que se haya compilado, colocado y enrutado. No hay errores o advertencias de las...
2
respuestas

AVR SPI más lento de lo esperado

Estoy ejecutando un ATMega88A a 8MHz y tengo el SPI configurado para ejecutarse en Fosc / 2 = 4MHz. En teoría, desplazar 5000 bytes sobre SPI debería tomar 1/4000000 * 8 * 5000 = 10ms . Pero de acuerdo con el temporizador interno, está toman...
1
respuesta

¿Tiempo de subida para el filtro RC de segundo orden?

¿Puede alguien ayudarme a derivar la expresión del tiempo de subida para el filtro RC de segundo orden? simular este circuito : esquema creado usando CircuitLab     
2
respuestas

Resumen del tiempo de síntesis en la herramienta Xilinx (ISE)

Obtengo el siguiente resumen de tiempos de la síntesis: Timing Summary: --------------- Speed Grade: -1 Minimum period: 9.982ns (Maximum Frequency: 100.180MHz) Minimum input arrival time before clock: 4.597ns Maximum output require...