Preguntas con etiqueta 'programmable-logic'

2
respuestas

¿PLD, FPGA o microcontrolador para decodificar PWM?

Necesito manejar la salida PWM desde un solo canal de un receptor R / C. Quiero contar el ancho del pulso aproximadamente en incrementos de 4 ms y, en función de los distintos anchos, tomar medidas activando y desactivando los LED (20-40 mA)....
2
respuestas

CPLD: mi primer proyecto

Primero, publiqué una pregunta similar en el foro de usuarios de CPLD / FPGA, sin embargo, no parecen estar tan activos como StackExchange. Por lo tanto, espero que me ayude a seguir adelante con los CPLD y que también sea una información útil p...
1
respuesta

Buffers lógicos para salidas CPLD (¿y entradas?)

Hoy, traté de usar un ULN2003a matriz de Darlington como un búfer para los resultados de mi CPLD . Si bien funciona bien, tengo una preocupación. El máximo. El voltaje en el que se garantiza que el valor máximo de V es un mínimo de 0.8V. La sa...
1
respuesta

¿Cuál es el propósito de un "BUF" en el esquema de Xilinx ISE?

Estoy trabajando en un esquema para un CPLD de Xilinx usando ISE. El esquema tiene un símbolo de triángulo etiquetado "BUF" antes de cada salida, y también entre otras redes. Realmente no puedo decir por qué algunas conexiones tienen "BUF" y otr...
1
respuesta

Problema al conectar la plataforma Cable USB DLC9G

Acabo de empezar a trabajar con FPGAs / CPLDs. La codificación y la simulación fueron bien y ahora deseo programar un dispositivo. Entonces, compré el programador DLC9G y lo conecté al puerto USB. No instalo ningún controlador, ya que los cont...
2
respuestas

Software de programación alternativo para programar Altera CPLD

Estoy usando un Altera MAX V CPLD. Cuando intento programar el CPLD con QUARTUS II, está leyendo correctamente la identificación del dispositivo y la identificación de silicona, pero está fallando durante la verificación. Intenté aislar las seña...
1
respuesta

¿Cómo puedo programar GALs con un presupuesto reducido?

Los GAL pueden ser tecnología obsoleta, pero todavía están disponibles y son muy baratos. Para un aficionado como yo, son ideales para proyectos pequeños que necesitan algo un poco más rápido que un microcontrolador de bajo costo. Pero el proble...
1
respuesta

Usando las restricciones de UCF para asignar uno de los dos puertos de salida

Tengo un diseño de CPLD que tiene un pin de repuesto (depuración). Estoy intentando averiguar si es posible usar el archivo UCF para seleccionar en qué puerto de salida (NET) se convierte el pin. Sin embargo, el problema es que tengo dos rede...
1
respuesta

Cualquier forma agradable de usar pines CPLD no vinculados como registros

Muchas familias de productos CPLD ofrecen cada chip en paquetes múltiples, algunos de los cuales no unen todas las almohadillas de E / S a los pines. Sin embargo, incluso las almohadillas de E / S que no están unidas a los pines pueden ser útile...
0
respuestas

Optimización de macroceldas y bloques de funciones ISE XILINX

Obtengo el siguiente resultado cuando compilo mi código en ISE. Dice que el CPLD está lleno, pero no puedo dejar de notar que el optimizador debería poder mover elementos de diferentes bloques de funciones para optimizar el ingreso de macrocelda...