Los 18 flujos en serie no están codificados ni codificados. La idea es multiplexarlos en uno o más flujos en serie codificados a velocidades más altas para la transmisión a través de fibra óptica.
Conectaré un ADC ADS4125 de 12 bits y 125 MSPS con una salida LVDS DDR paralela de 6 bits, con un Altera MAX10 FPGA. Los datos muestreados tienen una duración de 100 us, y se filtrarán en el FPGA. Usaré la interfaz LVDS de FPGA para convertir el...
Estoy diseñando una placa de controlador de pantalla. He utilizado un receptor HDMI ADV7619 para el mismo, estoy usando una entrada HDMI a mi tarjeta proveniente de la PC. Este receptor tiene señal de salida RGB y YCrCb. Ya he definido una inter...
Quiero hacer un dispositivo de prueba que pueda enrutar las entradas de red a una salida. Por ejemplo, podría estar entre dos computadoras y un conmutador de red. El TS3L301 parece prometedor, pero no estoy claro acerca de los pares de señales...
Estoy tratando de seleccionar un oscilador de reloj de 160MHz para mi FPGA. El menos costoso que encontré fue el tipo LVDS o LVPECL para esta frecuencia. Usé un tipo de CMOS antes, por lo que la salida del oscilador era de GND a VDD. Quería pr...
Nunca he usado E / S diferenciales en FPGA (XC3S400). Siempre uso PlanAhead para la planificación de pines. Cuando hago clic en un pin específico, tiene todos los estándares de extremo único pero no existe ninguno de los estándares diferenciales...
Estoy enrutando el par LVDS en una tabla flexible. La señal es de 264MHz. Utilicé el diseño de PCB de Saturno para calcular el ancho y el espacio entre los conductores. La impedancia objetivo para el par difuso es de 100 ohmios, que depende de l...
Este es el fondo: tengo un PCB de fabricación propia, que se utiliza para conectar la cámara a través de la interfaz CameraLink.
Cuando conecté todo junto, resulta que la cámara me está enviando una señal mediante un LED de un error asociado con...
Actualmente estoy trabajando en un prototipo que conecta una placa SOC (Samsung ARTIK530) a una pantalla LCD LVDS (DT070BTFT-PTS1).
La pantalla muestra una imagen muy (!) distorsionada.
He intentado solucionarlo utilizando la configuración...
Los pares LVDS necesitan una impedancia diferencial de 100 ohmios. Sin embargo, estoy teniendo problemas para lograr eso en mi diseño.
Mi diseño requiere que los pares viajen sobre una PCB flexible muy delgada, con una longitud de transmisión...