Preguntas con etiqueta 'xilinx-system-generator'

1
respuesta

Xilinx System Generator: un resumen de errores frecuentes durante la etapa de modelado de Simulink

Me pregunto si hay una especie de guía o resumen sobre errores típicos en la etapa de diseño de modelado que los usuarios tienden a hacer. Muchas gracias por tu ayuda. Por cierto. Algunas personas me preguntan por qué no uso el sitio ofici...
1
respuesta

Tensión negativa al diseñar un controlador de retroalimentación usando Xilinx System Generator

Estoy transformando el diseño de un controlador de retroalimentación (controlador PI) que ya estaba en Simulink, a FPGA usando Xilinx System Generator. El principal problema de diseño que estoy enfrentando es el tiempo de holgura negativo. Estoy...
0
respuestas

Cálculo de la frecuencia de la señal de CPM en el generador del sistema

Tengo un circuito que ha sido diseñado por System Generator para ser implementado en FPGA. La salida del circuito es una señal de CPM (Modulación de fase continua) en la cual es evidente que su frecuencia instantánea es variable. Debería transmi...
1
respuesta

usando el reloj de FPGA en el generador del sistema

He diseñado un circuito en generador de sistema. Estoy usando un FIFO en la salida. Quiero conectar el pin we de FIFO al reloj de FPGA, pero no sé cómo debo hacerlo en System Generator . En otro idioma, ¿cómo puedo acceder al reloj de FPGA...
3
respuestas

División de una matriz de bits en Verilog

estoy diseñando un algoritmo AES básico en verilog, y necesito dividir una matriz de 1828 bits en 16 partes cada una de 8 bits, por ejemplo (ejemplo de longitud básica no 128), si recibo en mi divisor 8 a 2 módulo 10111011 necesito generar 4 sal...
2
respuestas

Creando una onda de coseno de 140 MHz fuera del reloj de 80 MHz

Estoy trabajando con la placa Virtex 5 ML507. Estoy tratando de crear una ola de coseno de 140 MHz en un reloj de 80 MHz. Recibo los datos con un reloj de 80 MHz y los transmito con este reloj (a través del GTX). Quiero crear una onda de coseno...
1
respuesta

Xilinx CORDIC 4.0 Pregunta sobre los parámetros de traducción

Estoy desarrollando un modelo SysGen utilizando un núcleo CORDIC 4.0 Translate para pasar de coordenadas rectangulares a coordenadas polares. Necesito entender las opciones Rotación gruesa y Escalado de compensación . Acerca de Rotació...
1
respuesta

Generador del sistema. Excepción estándar en bloque FFT.

Estoy tratando de generar un archivo de flujo de bits desde un bloque FFTv4, pero recibo errores, uno de los errores es sobre un archivo llamado 'fftv4_cw.ise' Este es el mensaje de error que recibo:    excepción estándar: XNetlistEngine: An...
1
respuesta

Generador del sistema: problemas con el bloque CORDIC al obtener el archivo de flujo de bits

No consigo obtener el archivo de flujo de bits. Tengo varios errores cuando intento generar el archivo de flujo de bits. El error Tengo este mensaje de error del archivo llamado xflow.results :    ERROR: Par: 228 - Al menos una r...
1
respuesta

For loop no se compila en Matlab mcode usando el bloque Xilinx

Tengo un código simple en xilix type mblock en simulink: function q = test1( n) q = 0; for i = 1:n q = i; end; end Si ejecuto este código ingenuamente en la consola matlab, funciona bien. Sin embargo, cuando quiero simular el bloq...