Esta es una pregunta teórica. Me gustaría saber cuál es la latencia más baja que se puede lograr al conectar un microcontrolador con una interfaz USB. Considere un host USB (computadora) que envía un byte a un dispositivo USB (microcontrolador)...
Estoy tan confundido entre la latencia del cas y el tiempo de acceso entre la CPU y la memoria.
Según esta página de wikipedia, leer 8 palabras de ddr3-1600 sdram toma 15 ~ ns, así que entre el controlador de memoria y sdram solo hay 15 ~ n...
Hay instrumentos de medición que miden la distancia al medir el tiempo que tarda un rayo de luz en regresar. Un ejemplo es un escáner LICA, que usa esta tecnología para hacer modelos 3D de objetos utilizando rayos láser.
La pregunta es: ¿cómo...
Estoy interesado en entregar 3 bytes a un grupo de destinatarios aproximadamente cada 50 ms con un solo transmisor. Los datos enviados son únicos para cada destinatario. Tengo curiosidad por saber qué solución de comunicaciones inalámbricas exis...
Tengo un problema con el FT232HL FTDI ic.
La aplicación de Windows envía datos al chip a través de USB y el chip envía los datos con un canal SPI.
Verifiqué con un analizador lógico, los bytes se envían correctamente y el reloj SPI coincid...
Me preguntaba si alguien puede sugerir algún dispositivo o protocolo inalámbrico con período de canal de alta latencia baja.
He estado usando los chips ANT y xbee para muestrear una señal digital, sin embargo, sus períodos de canal son demasi...
Quería usar la operación de raíz cuadrada de la FPU (6.1) en el Logic Core IP de Xilinx. No sé qué latencia debo elegir. ¿Puede alguien ayudarme con eso?
Por defecto, elige la latencia máxima posible. ¿Por qué alguien querría elegir la latenc...
Tengo un problema específico:
Estoy trabajando en una plataforma de prueba. Tiene que estar absolutamente aislado, por lo que no puedo volver a conectarlo a mi PC. De nuevo lo reitero. No hay manera de conectarlo a mi PC. TIENE QUE ESTAR AB...
Estoy trabajando para crear un enlace rf de baja latencia que se utilizará como parte de un bucle de realimentación en un sensor remoto. Debido a que es en tiempo real, la demora debe ser lo más pequeña posible (si es posible que existan submili...
Por lo que entiendo, el emparejamiento de una columna y fila corresponde a 64 bits del chip DRAM, pero esto me hace pensar que uno incurrirá en la latencia CAS (~ 18 ciclos de reloj en DDR4) para CADA transferencia. Siento que obviamente este no...