Preguntas con etiqueta 'digital-logic'

1
respuesta

Resultados de WolframAlpha para entrada de declaración lógica

Estaba tratando de simplificar la siguiente ecuación lógica booleana usando wolframalpha.com .    (no (A) y B y C) o (A y (no (B)) y C) o (A y B y no (C)) o (A y B y C) Cuando lo ingresé en la caja, escupió lo siguiente. La imagen es un...
0
respuestas

Problema común con sumadores completos y su solución

Por lo tanto, he tomado este tema llamado "Diseño de lógica digital" para la escuela. He estado revisando las preguntas de ejercicios de mi libro (para mi tarea) y encontré una pregunta que decía:    Puede haber algunos problemas en los sumad...
0
respuestas

Motor de reluctancia conmutada

Actualmente estoy trabajando en un proyecto para controlar Motor de reluctancia conmutada (SRM) . Hasta ahora, he podido ejecutar el motor utilizando el control simple Arduino generando pulsos para cada fase en consecuencia, por supuesto, utili...
1
respuesta

Comprensión de la conexión de entradas y salidas de circuitos digitales: requisitos de voltaje y corrientes

Busqué recursos para encontrar soluciones a este tipo de problemas en línea, pero no pude encontrarlos. Por favor, siéntase libre de recomendar recursos para estudiar. Esta es una pregunta de tarea. No puedo encontrar las respuestas a esto. Leo...
0
respuestas

Circuito contador de dudas con FF y MUX

Hola, Tengo algunas dudas sobre este circuito. Si asumo que q = 0, el procesamiento de la señal en condicional (0 == 6) es falso; Entonces, la señal de control será 1, por lo que el MUX elegirá la segunda señal (valor q = 0) y el FF...
0
respuestas

4 Mux de entrada / salida 4x1 con cantidad de bits

Buenas noches. Estoy trabajando para crear un Mux de entrada / salida de 4 bits. Comencé con una entrada / salida de 1 bit de 4x1 Mux que creo que construí con éxito. Luego intenté usar la modularidad para utilizar el mux de 1 bit 4x1 en un M...
1
respuesta

Problema con mi codificador de prioridad de línea de 8 a 3 usando la descripción de nivel de compuerta verilog

Estoy intentando construir un codificador de línea de 8 a 3 que funcione utilizando la descripción de nivel de puerta en verilog. Aunque tengo modelos de trabajo, en términos de compilación y simulación exitosas, el problema recurrente parece se...
1
respuesta

Qué minimización para el KMAP es correcta

En el KMAP que se muestra a continuación, puedo pensar en tres formas diferentes de minimizarlo. ¿Cómo podemos determinar cuál es el correcto? He enumerado las ecuaciones minimizadas y por qué creo que cada una es aceptable a continuación. C...
1
respuesta

Sense Connector Presence On BMS

Tengo un pequeño desafío y esperaba obtener algunas ideas. Tengo una tarjeta BMS que está conectada a algunas baterías, y parte de ese BMS tiene una MCU. Hay dos conectores en el diseño, un conector de datos y la conexión de alimentación. Aqu...
0
respuestas

En k-map, los problemas sobre qué hacer cuando tenemos que calcular dos kmap

F (A, B, C) = suma mínima (0,2,4,6,7) G (A, B, C) = suma mínima (1,2,3,6) X = F + G ¿Cuál sería la suma de la expresión minterms de X?