Preguntas con etiqueta 'digital-logic'

2
respuestas

¿Cuál es la frecuencia de salida mínima de acuerdo con esta hoja de datos?

¿Puede esta salida de DDS hasta 0.05Hz sinusoidal? Creo que la resolución es de 0.0291 Hz. ¿Significa eso que también es la frecuencia mínima? ¿Se puede sintetizar?     
0
respuestas

En el inversor NMOS con carga de mejora, ¿por qué la carga siempre está saturada?

¿Por qué la carga en NMOS con mejora está siempre en modo saturado?     
1
respuesta

¿Se separan dos baterías que están cargadas por un cargador con diodos?

Tengo un robot en el que uso dos baterías. Una de las baterías alimenta los servos y los motores y la otra es para las tarjetas digitales. Los servos necesitan 5 V. El panel de control y la pantalla LCD se ejecutan en 5 V. Los motores us...
2
respuestas

¿Cómo obtener el MSB en una puerta lógica que verifique si un número es negativo o no?

Necesito crear una puerta lógica que averigüe si un número es negativo o no. La entrada es de 8 bits y la salida es de 1 bit, y si la entrada es 1 (es decir, un número negativo), la salida también debe ser 1, pero si la entrada es 0, entonces...
1
respuesta

Usando 2 Flip Flops de datos para crear un contador ascendente de 0 a 3 y repeticiones

He hecho la mayor parte del trabajo de piernas. Tengo este diseño funcionando usando 2 flip flops de restablecimiento de conjunto (SR), pero necesito hacerlo usando 2 flips de datos, a.k.a D flip flops. Lo que hice: Note que los números qu...
0
respuestas

Entrada variable MUX en Verilog

¿Cuál es la mejor manera de hacer un multiplexor N: 1 en Verilog (NO SystemVerilog), donde el máximo N es 64? Cada entrada tiene un ancho de 32 bits y hay N tales entradas. Verilog no permite matrices bidimensionales como argumentos de puerto, p...
0
respuestas

sumador firmado y sustractor

Necesito crear un circuito que acepte 2 números que consten de 4 bits (el primer bit es su signo y los 3 restantes el número). Luego, con una entrada, SI elegirá si deseo restarlos o agregarlos. La salida debe ser de 5 bits. El primero será el s...
0
respuestas

Sistema de iluminación basado en lógica

Necesito desarrollar un sistema que encienda la luz roja cuando los tres interruptores estén apagados y que encienda la luz naranja cuando dos de cada tres interruptores estén apagados. La parte de la luz roja ya está ordenada con una simp...
0
respuestas

¿Cómo entender los coeficientes del canal de Jakes?

He estado leyendo material sobre el canal de desvanecimiento de Rayleigh. Uno de los métodos de simulación es generar coeficientes \ $ [h (0), h (1), h (2), ..., h (n), ...] \ $ usando el modelo de Jakes. Me está costando entender estos coe...
1
respuesta

simulación de Vivado atascada a 0 fs

Estoy intentando simular un flip flop D usando Vivado 2018.2.2. Pero al ejecutar la simulación, aparece una ventana que indica la hora actual: 0 fs. El programa no se congela, simplemente no progresa. Aquí está el código: LIBRARY IEEE; USE IEE...