Tengo dos chips que se comunican entre sí utilizando 1.8v CMOS I / O (1Mbs UART). Un chip se encuentra en el plano de tierra normal de 0v, pero el terreno de la segunda chip está en .7v (por lo que su E / S funciona a 2.5v para alto y .7v para b...
Cómo implementar la función mencionada a continuación con las puertas Nand o Nor
Y = x1 + x2 x3 + x4'x5 '
Donde y es la salida
y x1, x2, x3, x4, x5 son entradas
Estoy viendo la creación de prototipos de un diseño que planeo construir usando logisim. El diseño utilizará un IC FIFO (74HC40105) como un búfer entre un proceso productor de datos y un proceso consumidor de datos. Sin embargo, no puedo ver una...
Tengo la siguiente tabla de verdad:
F (w, x, y, z) = Σ (0,2,5,7,8,10,12,13,14);
Truth Table
W X Y Z F
0 0 0 0 0 1
1 0 0 0 1 0
2 0 0 1 0 1
3 0 0 1 1 0
4 0 1 0 0 0
5 0 1...
En un FF cuando clear es 0, la salida también es 0. Entonces, ¿cómo debería considerarse? ¿Activo bajo o alto claro? Si está activo bajo, ¿no significa que la salida debería ser 1?
¿La tabla de verdad (que se muestra a continuación) es precisa para el circuito del decodificador / multiplexor (que se muestra más abajo)?
+-------------------+
| A | B | C | D | F |
+-------------------+
| 0 | 0 | 0 | 0 | 0 |
| 0 | 0 | 0 | 1...
Hace mucho tiempo me encontré con un FSM interesante en el que el siguiente estado era una función del estado actual y el estado anterior, junto con los valores de entrada actuales. Aquí el estado anterior no es el estado del ciclo del reloj ant...
Tengo un circuito simple para tomar un botón táctil momentáneo y activarlo y desactivarlo. Lamentablemente, ahora me pidieron que agregue un retraso al botón. Por lo tanto, debe mantenerlo durante un segundo antes de que opere el circuito.
Es...
Tengo esta hoja para practicar, pero no puedo encontrar la forma de encontrar los resultados:
Paracompletarlaprimeraparte:EQ[n](igualhastaahora?)sí(4)sí(3)no(2)no(1)no(0)Entonces,¿quévaaserEQoutparacadacaso?Noentiendoesaparteenabsoluto.Además,¿...