Tenemos una placa personalizada basada en negro beaglebone con 256MB de memoria RAM DDR3 y eMMC de 4GB.
Tenemos dos tipos diferentes de DDR3 para nuestros tableros.
MT41K128M16JT - Bancos de 16 Meg x 16 x 8: Tamaño 256MB
MT41K256M16 - 32 M...
Tengo 8 chips de 512 Mb DDR3 interconectados con el procesador con datos punto a punto & volar por dirección / topología de comando.
Necesito eliminar 1 DDR3 & mantenlo desmontado Los 7 DDR restantes deberían funcionar normalmente. El...
Digamos que quiero tener 1GB DDR3 en mi tablero. Podría usar:
2 piezas MT41K256M16 - 32 Meg x 16 x 8 bancos
1 pieza MT41K512M16 - 64 Meg x 16 x 8 bancos
¿Será la configuración # 1 más rápida ya que se puede acceder a 32 buses de datos a...
Estoy analizando la integridad de la señal entre un procesador de aplicaciones y módulos DDR3. Estaba buscando modelos IBIS para el dispositivo que estoy usando. Estaba confundido porque ciertos modelos IBIS tenían "impedancia del conductor" y a...
La especificación DDR3 mantenida por JEDEC cuesta aproximadamente 6k USD al año. ¿Es absolutamente necesario? Si este es el lugar equivocado para preguntar esto, me disculpo.
Tengo la tarea de verificar la integridad de la señal en la dirección y las líneas de datos de 2 módulos de DDR3 (que funcionan a 400 MHz) de 2 x 512MB que se interconectan con el iMX535 y me aseguro de que se hayan configurado las terminaciones...
Estoy armando un pequeño PCB basado en un Xilinx Zynq (el CLG225 uno), porque los pads DDR3 están en un gran bloque en un lado del dispositivo y porque he estado diseñando para un PCB de 4 capas , las trazas han tenido que ser enrutadas con impe...
He estado intentando durante la última hora encontrar la definición correcta y la forma correcta de usar el,
DML,
DQSL,
DQUO,
DMU,
DQSU,
DQSU, la parte tiene dos pines DQSU.
No hay pines correspondientes en el SOC A20, he leído la hoja de dat...