Estoy armando un pequeño PCB basado en un Xilinx Zynq (el CLG225 uno), porque los pads DDR3 están en un gran bloque en un lado del dispositivo y porque he estado diseñando para un PCB de 4 capas , las trazas han tenido que ser enrutadas con impedancias de un solo extremo de ~ 80ohm.
Mi pregunta es la siguiente: Con un solo chip DDR3 de 16 bits que marca a 400MHz (800Mbps), ¿tendré problemas de integridad de señal inaceptables si todas las trazas son de 80 ohmios pero se mantienen por debajo de 20mm? O, ¿los trazos de 20 mm son lo suficientemente cortos para evitar efectos de línea de transmisión graves con la memoria DDR3-800?
La mayoría de las recomendaciones recomiendan rastreos de 40 ohmios, pero simplemente no hay suficiente espacio para las pistas de ancho (y no, no puedo cambiar el stackup, es con OSH park y es solo por diversión) Todos los grupos de bytes coinciden en la longitud Por supuesto, a < 0,5 mm, al igual que todas las líneas de comando y dirección, es solo que la impedancia es el doble del valor recomendado. Hay planos ininterrumpidos debajo de todas las líneas de señal.
Esto no es no para un producto, ni siquiera es una prueba de concepto, si tuviera que ir a 8 capas, sería un juego de niños, pero solo quiero ver si Se puede hacer con un fabuloso aficionado y me gustaría saber de alguien que tenga más experiencia en el campo que yo si es que va a funcionar en primer lugar.