Acabo de aprender a sintetizar un diagrama de una máquina de estados finitos en un diagrama de un circuito lógico compuesto de flip flops D, un reloj y puertas lógicas.
Sin embargo, realmente no tengo mucha experiencia con un edificio físico...
Lo siento, esta es mi primera pregunta.
Quiero crear un reloj (reloj) con agujas, pero quiero crear un circuito para generar la segunda señal (no labview, no software).
Necesito saber los IC necesarios para esto y el circuito.
Ahora, estuv...
Tengo un FIFO asíncrono (en un Stratix V FPGA) con dos relojes de lectura y escritura asíncronos de la misma frecuencia de 100 MHz. Según tengo entendido, los FIFO asíncronos tienen una etapa de resincronización de dos registros.
Debido a que...
Me gustaría usar un condensador conmutado LPF de 8 órdenes: Hoja de datos MAX7405
La frecuencia de corte se puede configurar simplemente conectando un capacitor de oscilador externo, Cosc.
Me gustaría diseñar una frecuencia de corte de 5...
Estoy trabajando en el proyecto Delay Locked loop. Quiero comprobar el rango de bloqueo de la dll. Estoy usando vpulse para el reloj, pero al dar parámetros período de reloj, ancho del reloj, tiempo de subida, tiempo de caída. Dando el pulso del...
Estoy usando un FPGA Spartan 6 xilinx, logré que todo funcionara, cambiando los parámetros del multiplicador y del divisor en tiempo de ejecución. DCM_CLKGEN que utilizo.
Mi oscilador real es de 66,6 MHz, pero con PLL_BASE, puedo cambiarlo.
C...
Estoy usando un PIC24FJ256GB110 conectado a través de SPI a un chip controlador de bus CAN MCP2515. El MCP2515 requiere un cristal conectado a él, pero tiene un pin de salida de reloj para conducir una MCU conectada. Así que iba a conectar el Cl...
Tengo un reloj del sistema de 100Mhz y me gustaría tener una señal de habilitación de 200Hz para habilitar la máquina de estados. Necesito un divisor de reloj para este proceso y pensé en esto:
clkdiv : process (clk)
begin
if (clk'event an...
Estoy escribiendo un generador de señales en VHDL y me gustaría configurar la duración de la señal generada a 75 ms. Es una señal de salida y mi reloj es de 100 MHz. ¡Me encantaría que me ayudes!
Tenía dos dudas sobre el funcionamiento de un pestillo s-r. Una es que, cuando aplicamos una señal de reloj junto con las entradas syyr a las puertas, ¿cómo administramos el tiempo después del cual la señal de reloj cambia de nuevo? Y cuando se...