Preguntas con etiqueta 'clock'

1
respuesta

Identificación del circuito de sincronización del reloj de radio [cerrado]

Saqué una pequeña tabla de un reloj de radio que se parece mucho a éste . Creo que esto se usa para la configuración automática del reloj, la bobina probablemente se usa como antena. Se parece a esto: Loscontactosenlosladosopuestossontierra...
1
respuesta

Distribución de un reloj de 28.8MHz a 4 circuitos

Actualmente estoy trabajando en un proyecto para sincronizar múltiples RTL-SDR. Para captura de frecuencia saltando GSM. He leído que conectar la salida de un solo TCXO a varios dongles solo funciona hasta 3 dongles debido a la mayor inductan...
4
respuestas

Evitando que los circuitos integrados reciban / causen EMI

Tengo dos circuitos casi idénticos: Antes de continuar, quiero señalar que usé tres conjuntos de puentes para realizar selecciones lógicas en algunos de los pines. Sé que el mejor enfoque sería utilizar una resistencia desplegable o des...
2
respuestas

Superposición de bordes de reloj y datos en diseños de máquinas de estados múltiples

Tengo una pregunta general sobre los diseños de lógica de máquina de estado múltiple. Piense en un sistema que tenga múltiples máquinas de estados finitos con un solo reloj y flip flops de bordes crecientes. Estas máquinas comparten algunos de s...
2
respuestas

Usando la terminación de CA para los relojes controlados

Quiero preguntar si es una buena práctica agregar o dejar espacio para una terminación de CA con una señal de reloj activada como SPI CLK. Con un reloj activado, me refiero a un reloj que no siempre está activo. Dado que un reloj accionado se...
1
respuesta

La señal que cambia (dependiendo de las diferentes pulsaciones de teclas) no funciona

Estoy escribiendo un código para mi FPGA que envía una señal de 10 us de ancho cada 2 ms. El código está funcionando bien, y ahora estoy tratando de implementar un nuevo código que me permita cambiar el ancho del pulso y la demora usando 4 boton...
1
respuesta

¿Cómo puedo convertir una señal de reloj en un nivel lógico alto que también baja cuando el reloj se detiene?

Tengo una señal de reloj diferencial proveniente de un IC. Si la señal está presente, necesito un TTL "alto" para habilitar un controlador FET de lado alto. Cuando se violan ciertas condiciones, el IC enviará la señal diferencial a tierra, lo qu...
2
respuestas

¿Por qué los contadores asíncronos no pueden funcionar en altas frecuencias de reloj?

Los contadores asíncronos no pueden funcionar en altas frecuencias de reloj y causar problemas con los circuitos de decodificación. ¿Qué significa esto en términos de tiempo y operación del circuito? ¿Por qué puede ser necesario un flip-flop...
4
respuestas

¿Por qué usamos Flip Flop de disparo de borde negativo en lugar de un borde positivo de disparo?

Los fallos debidos a la condición de carrera se pueden evitar utilizando un flip-flop con disparo de borde negativo en lugar del flip-flop con disparo de borde positivo utilizado. ¿Qué significa esto? Fuente: enlace     
2
respuestas

Cómo determinar si dos IC se pueden sincronizar desde la misma fuente

Cuando hay dos circuitos integrados sincronizados en la misma frecuencia, debería ser posible registrar ambos IC desde un solo oscilador. Según tengo entendido, el primer chip está conectado a los circuitos externos (cristal o resonador) como su...