Preguntas con etiqueta 'clock'

1
respuesta

Sobrepasar y subestimar en la señal del reloj

He creado un ciclo de servicio del 50%, una señal de reloj de 8 MHz en el ATmega32, 0V a 1V. Lo que veo al medir esta señal de reloj con el osciloscopio es sobrepasar y hacer menos de aproximadamente 0.2V en ambos lados, después de cada cambi...
2
respuestas

USB2512 - Voltaje de entrada demasiado bajo en la hoja de datos

Tengo dos circuitos integrados USB2512BI-AEZG ( hoja de datos ) y me gustaría utilizarlos solo un cristal externo por razones bien conocidas. Lo que me confunde es el bajo voltaje de entrada ultra bajo especificado en la hoja de datos L...
1
respuesta

¿Cómo puedo determinar la capacitancia requerida para un oscilador (NO UN CRISTAL)?

En una configuración típica de circuito de reloj, donde un cristal está atado en la entrada a un amplificador, como se muestra a continuación: Lacapacitanciarequeridapara\$C_1\$y\$C_2\$sebasaríaenlaecuacióndecapacitanciadecarga(losiento,noes...
1
respuesta

¿Es posible estimar el tiempo de ejecución de un diseño FPGA?

¿Es posible evaluar el tiempo de "ejecución" de un diseño FPGA? Creo que si tienes un diseño donde solo tienes puertas Y, O, No, etc., el resultado solo depende de las entradas. Pero ahora con FF-latches hay una restricción de tiempo, ¿no...
1
respuesta

Activo alto, los circuitos de borde ascendente actualizan el estado ¿cuándo exactamente?

Soy muy nuevo en ingeniería eléctrica. En un examen reciente, tuvimos un circuito con dos chanclas JK conectadas en serie entre sí. El circuito está al lado del punto, sin embargo. Ambos flip-flops fueron activos-altos y tuvieron un retardo τ...
1
respuesta

5v señal de reloj a 24v

Tengo una salida de reloj temporizador 555 que controla algunas cosas, una de ellas es la bobina de un relé de 24v. ¿Cómo puedo tomar el 5v que viene del 555 y bombearlo hasta 24v? ? simular este circuito : esquema creado usando CircuitLa...
2
respuestas

* cómo * se activan las cosas al subir o bajar el reloj, alto o bajo, [cerrado]

Sé el propósito y la función de la lógica de activación, como un flip flop, en ciertas condiciones de reloj. Sin embargo, lo que no he podido entender es en realidad cómo funcionan estos "desencadenantes". Estaba pensando que tal vez para hace...
1
respuesta

ATmega328P Salida de reloj de 16MHz o superior en el pin CLKO

Necesito un reloj de alta frecuencia (16MHz o superior) para manejar el módulo de cámara OV7670, y quiero que mi ATmega328P sea la fuente de ese reloj. Estoy usando el pin CLKO ya que no puedo obtener frecuencias tan altas de PWM. Prog...
1
respuesta

Salida del reloj de retención [cerrado]

Estoy usando un 74LS377 pestillo tipo d pero cuando conecto Vcc y tierra, obtengo Salida de 1-1.2V en el pin del reloj! Tengo 4.9V en Vcc y 0V en el suelo y habilito los pines. Para mi ejemplo mínimo, he dejado las entradas y salidas flotando...
3
respuestas

Reloj de dos fases en una placa de pruebas

¿Cómo puedo hacer un reloj de dos fases en una placa de pruebas (es decir, sin componentes de montaje en superficie) sin utilizar un microcontrolador? Fase 1: _ _ __| |___| |__ Fase 2: ___ ___ _| |_| |_ El ciclo de tr...