Tengo que elegir una herramienta para pruebas de producción de PCB bastante densos con más de 4 FPGAs 10+ DSPs, controladores Ethernet y controladores PCI. ¿Alguien tiene alguna experiencia con alguna de las herramientas disponibles de GOEPEL, X...
¿Qué herramientas económicas o gratuitas podría recomendar para ver y controlar los estados de los pines a través del escaneo de límites JTAG?
Estoy al tanto de los productos de escaneo de límites con todas las funciones que cuestan decenas d...
Tengo una Amontec JTAGKey2 interfaz de cable USB JTAG genérica. Lo que estoy buscando es una explicación de cómo "explorar" un dispositivo del cual no conozco todos los detalles exactos, pero para el cual tengo un archivo BSDL que se ajusta a...
Me dieron la tarea de evaluar los sistemas existentes de escaneo de límites. En este momento, estamos utilizando una solución simple que nos permite definir vectores de exploración de límites que podemos verificar. Esto está bien para pruebas si...
Hay varias instrucciones JTAG obligatorias que se deben usar para el escaneo de límites. Aprendí que podemos cambiar los estados de pin de MCU o CPU utilizando esas instrucciones. Sin embargo, no pude encontrar ninguna información detallada al r...
Ahora usamos SCANWORKS Boundary Scan Tool de ASSET para realizar la prueba de fabricación de Ethernet SWITCH. Pero en casi todos los chips PHY de broadcom corp, las interfaces MDI son bits de "Enlace". Esto significa que no hay celdas de explora...
He llegado a una situación difícil.
Tengo una placa de producción con un MSP432 que no se programará. Para proporcionar algo de contexto, estoy usando el XDS110 que se suministra con el launchpad MSP432 y simplemente estoy conectando cables d...
Tengo un archivo BSDL para un dispositivo para el que necesito generar patrones de prueba a través de un FPGA. Aprendí que BSDL es un subconjunto de VHDL pero el archivo parece que describe el hardware del DUT. Sé que este archivo es interpretad...
Estoy intentando ejecutar instrucciones JTAG con el microcontrolador PIC32MX110F016B.
Como experimento, he operado las instrucciones en diferentes frecuencias.
Observo que las instrucciones "Muestra / Precarga y Extest" solo funcionan correct...
En las pruebas posteriores al silicio, tenemos una prueba de validación funcional donde se desarrollan las pruebas de C para verificar la funcionalidad del SoC, a través de una interfaz JTAG conectada a la PCB TAP y controlada mediante algún sof...