Preguntas con etiqueta 'signal-integrity'

2
respuestas

Entendiendo un módulo de acondicionamiento de señal en modo común

Por lo que tengo entendido, normalmente un amplificador diferencial ideal (o un amplificador de instrumentación) puede rechazar voltajes de modo común (CM) hasta alrededor de los voltajes de su riel. Digamos los rieles del diff. amp son +/- 1...
0
respuestas

Activación remota utilizando optoaisladores

Necesito disparar por hardware tres módulos desde una fuente de señal de pulso. De acuerdo con la hoja de datos, cada módulo requiere entre 5 y 15 V para el disparo alto y de 0 a 5 V para el nivel bajo. Cada módulo consume alrededor de 6 mA, por...
3
respuestas

¿Se debe conectar una traza a través de múltiples pines en un encabezado de pin?

Estoy diseñando una placa modular, donde los dos módulos están conectados a través de encabezados de pines. Para la estabilidad mecánica, tengo más pines que rastros y mi pregunta es la que es mejor: ¿enrutar cada trazo a través de un pin y deja...
8
respuestas

¿Por qué poner una resistencia en serie con línea de señal?

Muchas veces en los circuitos veo una resistencia colocada en serie en una línea de señal y, a veces, incluso en serie con una línea VDD de MCU. ¿La intención de esto es suavizar el ruido en la línea? ¿En qué se diferencia esto de que usar una p...
0
respuestas

Medí mi PCB con un medidor LCR de mano, ¿puede decirme algo?

Este es un PCB de 5x4 cm y 8 capas. Tiene 2 conjuntos de planos VCC / GND dedicados más polígonos de plano de tierra en la parte superior e inferior. No es de alta velocidad. La velocidad digital superior es 1Mhz SPI. Tiene 3 micros funcionando...
1
respuesta

Compensación de caída de voltaje de traza larga de señal ADC usando amp y traza de retorno

Estoy ejecutando una señal para un ADC a una distancia bastante buena ya través de un conector. Las caídas de voltaje no son insustanciales. El concepto es ejecutar una traza de retorno idéntica y comparar el voltaje posterior a la pérdida co...
1
respuesta

Tiempo de subida de salida digital SoC

Estoy interesado en calcular resistencias de terminación en serie para mis líneas de comunicación para un sistema que estoy diseñando basado en el Zynq-7000 SoC . El sistema funciona con un reloj de 33 MHz, pero estoy seguro de que los anchos d...
0
respuestas

Verificación discreta de la disposición DDR3

Tengo 8 chips de 512 Mb DDR3 interconectados con el procesador con datos punto a punto & volar por dirección / topología de comando. Necesito eliminar 1 DDR3 & mantenlo desmontado Los 7 DDR restantes deberían funcionar normalmente. El...
0
respuestas

Resistencias de subida / bajada del oscilador HCMOS

Soy nuevo en este foro, escucharé y agradeceré todo su apoyo. Mi objetivo es saber cómo diseñar las resistencias de salida del oscilador para mejorar / optimizar el rendimiento de la señal del reloj. He estado trabajando con el oscilador ic Q...
0
respuestas

Niveles de umbral DDR y restricciones de tiempo

Soy nuevo en el campo del DDR y las memorias de alta velocidad, me encuentro con el diagrama de nivel de señalización SSTL, allí VIH & VIL se definen como DC y AC. ¿Cuál es la diferencia entre ellos, cuál es el significado de esto? ¿La restr...