Escribí una simulación para el PLL de segundo orden y me gustaría probarlo con una entrada para ver si mi PLL puede rastrear la fase. Me gustaría cambiar la fase de mi señal sinusoidal con un paso de magnitud 10 rad. Por lo tanto eso es lo que h...
Necesito generar una señal de 150.012MHz. Voy a esto con un PLL para propósitos de RF, por lo que estoy pensando en comprar un oscilador de 10 MHz con una salida sinusoidal, ¿funcionará con todos los PLL? Como son digitales no estoy muy seguro....
Mi hoja de datos PIC (PIC24HJ128GP202) especifica tres parámetros para configurar el PLL, que son N1, N2 y M. Cada uno de ellos debe satisfacer algunos rangos de frecuencia de reloj en la entrada / salida de cada bloque dentro del PLL. Miré todo...
Buen día,
Estoy realizando una investigación sobre convertidores conectados a la red y encontré un malentendido sobre la sincronización del inversor (PLL) con la red.
Por ejemplo, tenemos una granja solar y tenemos un inversor que alimenta la...
En mi proyecto, necesito determinar la fase & Frecuencia de la rejilla de onda de pecado (50 Hz). Para este propósito, usé un CD 4046 PLL y un amplificador operacional LM311 para producir una entrada de señal cuadrada para el pin 14 (basado...
¿Hay algunos tableros de evaluación de microcontroladores que admiten SPI y usan lógica de 3.3 V? Solo estoy familiarizado con el Arduino Uno, que usa lógica de 5 voltios.
Si dichas tarjetas de 3,3 voltios están disponibles, estas tarjetas fu...
Estoy utilizando un devkit Altera de terasic, DE0-CV. También soy nuevo en el negocio de FPGA.
¿Cómo conectar el reloj a bordo al FPGA y usarlo con mi diseño?
Como el reloj es de 50 MHz, seguramente tendré que soltarlo solo de 1 a 10 Hz. E...
quiero sincronizar una fuente de CA con la red de CA. Me gustaría conectar un circuito de bucle bloqueado de fase entre una fuente de CA de red y otra fuente de CA. No entiendo dónde conectar la fuente de CA (no la de CA).