Necesidad de SSC:
La sincronización del espectro de propagación (SSC) es una forma especial de reducir las emisiones radiadas de las señales del reloj digital. Estos niveles o energía se irradian y, por lo tanto, aquí es donde surge un prob...
Tengo un dispositivo de hardware que incluye conectividad Ethernet. Tengo un conector Ethernet para montaje en superficie, con entrada superior (a diferencia del ángulo recto). El número de pieza es RIA Connect AJS03B8813 , si eso ayuda. Sin ma...
¿Puede alguien explicar qué hay en los archivos tech.lef y tech lib ? ¿Para qué etapa de PNR (Lugar y Ruta) se usan? ¿Estas cosas son proporcionadas por la fundición o el proveedor de EDA?
He consultado esto similar pregunta, pero no proporciona la respuesta que estoy buscando. Los documentos de Xilinx también me confunden y el diagrama proporcionado en la vista de Implementación del software Xilinx no arroja mucha luz sobre est...
He estado trabajando con el LM2907 ya que he estado diseñando algunos circuitos alrededor. Esto me ha llevado a querer entender más de su funcionamiento interno y construir un modelo de tablero del circuito interno. La razón para no solo usar...
Esta pregunta es en realidad de una de mis discusiones anteriores, que todavía no entiendo cómo implementar. El objetivo es usar la abstracción para diseñar un circuito, que convierte los números decimales ASCII de dos dígitos en la representaci...
Me he interesado en la formación de haces a través de un conjunto de antenas en fase. Leí algunos artículos / tutoriales y tienen diagramas muy agradables de arreglos de antenas y cómo las antenas interactúan detrás de cada antena es la pieza cl...
Estoy tratando de entender si la ecuación de Black solo es cierta para conexiones / conexiones mortales o si lo es. también aplicable a cables inmortales (esencialmente cuando su producto \ $ jL \ $ es menor que \ $ jL_ {blech} \ $ donde \ $ j...
Los pasos principales del diseño físico que aprendí de una conferencia de VLSI son: 1) Partición 2) Planificación del piso 3) Ubicación 4) Enrutamiento. La pregunta mía es sobre los pasos 2 y 3.
Parece que los pasos del plano de planta y la u...
Estoy siguiendo un panel de discusión que discute un chip ASIC que están construyendo, y están usando términos con los que no estoy familiarizado. Hasta ahora me he reunido
Una vez que se prueba un diseño lógico en un FPGA, se puede transfer...